CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - vhdl Signal generator

搜索资源列表

  1. XINHAO

    0下载:
  2. 简易的信号发生器常见波形的VHDL编写程序。-Common waveform signal generator VHDL programming. Common waveform signal generator VHDL programming.
  3. 所属分类:Linux-Unix program

    • 发布日期:2017-04-02
    • 文件大小:1455
    • 提供者:李涛
  1. EDA1

    0下载:
  2. 用VHDL编程实现序列信号发生器与检测器设计和数字钟设计-VHDL programming sequence signal generator and detector design and the design of the digital clock
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:260493
    • 提供者:高华
  1. biyesheji

    0下载:
  2. 信号发生器的源代码,VHDL实现,带有ASK,FSK等功能-The signal generator source code, VHDL, with features such as ASK, FSK
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-21
    • 文件大小:6173493
    • 提供者:whisky
  1. singen

    0下载:
  2. 利用vhdl在quartusii中编写的正弦信号发生器,并在quartusii中进行了仿真-Using the VHDL in a QuartusII in the preparation of the sinusoidal signal generator, and makes simulation in QuartusII
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:551886
    • 提供者:sunyanjuan
  1. fsk_tz

    0下载:
  2. vhdl实现FSK调制,本次毕业设计的数据速率 1.2kb/s,要求产生一个1.2kHz的正弦信号,对正弦信号每周期取100个采样点,因此要求产生3个时钟信号:1.2kHz(数据速率)、120kHz(产生1.2kHz正弦信号的输入时钟)、240kHz(产生2.4kHz正弦信号的输入时钟)。基准时钟已由一个外部时钟120MHz提供,要得到前面三种时钟,就需要首先设计一个模50的分频器产生240kHz信号,再设计一个二分频器,生产一个120kHz的信号,然后再前面的基础上再设计一个模100的分频器,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:768
    • 提供者:
  1. hang

    0下载:
  2. 用VHDL编写程序实现VGA彩条信号发生器 显示行彩条-VGA color bar signal generator display line color bar with VHDL programming
  3. 所属分类:Communication

    • 发布日期:2017-04-06
    • 文件大小:584587
    • 提供者:Individual
  1. EP5_PWM_GENERATOR

    0下载:
  2. PWM信号发生器VHDL源程序+设计思路等等的内容-The contents of the PWM signal generator VHDL source+ design ideas, etc.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-04
    • 文件大小:45235
    • 提供者:吴九鹏
  1. sinout

    0下载:
  2. VHDL的正弦信号发生器设计,功能大家都知道了!!就不用说了呀-VHDL design of the sinusoidal signal generator, function as we all know it! ! Needless to say it! !
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-14
    • 文件大小:4025
    • 提供者:quanguoxiang
  1. DDS

    0下载:
  2. 利用现场可编程逻辑门阵列FPGA实现直接数字频率合成(DDS)的原理,以及以DDS为核心的信号发生器。探讨DDS技术在FPGA中 的实现方法,提出采用ALTERA公司的FLEX系列FPGA芯片FLEX10K进行直接数字频率合成的VHDL源程序。-The use of field-programmable gate array FPGA to realize the principle of the direct digital frequency synthesis (DDS) DDS as t
  3. 所属分类:Other systems

    • 发布日期:2017-11-12
    • 文件大小:3424569
    • 提供者:fml
  1. xinhao

    0下载:
  2. 简易信号发生器,可输出三种波形,递增锯齿波发生器模块,正弦波发生器模块,方波发生器模块,波形选择器模块,vhdl-Simple signal generator can output three waveforms, incremental sawtooth generator module, the sine wave generator module, a square wave generator module, waveform selector module, vhdl
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-22
    • 文件大小:60459
    • 提供者:沈微
  1. DDS

    0下载:
  2. DDS信号发生器设计程序,内含各种増频,转码,变形的VHDL语言-DDS signal generator design process, containing a variety of Increase frequency, transcoding, the deformation of the VHDL language
  3. 所属分类:Software Testing

    • 发布日期:2017-11-26
    • 文件大小:9791257
    • 提供者:
  1. EDAsin

    0下载:
  2. VHDL 语言编写的正弦信号发生器,教学所用-Sinusoidal signal generator VHDL language teaching
  3. 所属分类:Other systems

    • 发布日期:2017-11-20
    • 文件大小:622
    • 提供者:乔玛丽
  1. hsk4571_sgna_generator

    0下载:
  2. 信号发生器的VHDL实现,可调节波形及频率,方波、锯齿波、三角波等,在QUATTUS||9.0下编写,可在9.0及以上版本运行并下载,芯片为Altera的Cyclone3 EP3C8T1-Signal Generator VHDL implementation, adjustable waveform and frequency, square wave, sawtooth, triangle, etc., in QUATTUS | | 9.0 under preparation, can be
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-17
    • 文件大小:9726474
    • 提供者:hongsk
  1. function-of-fangbozhenxianandsanjiao

    0下载:
  2. 基于FPGA的函数信号发生器VHDL设计,包括方波、三角波和正弦波-FPGA-based VHDL design function signal generator, including a square wave, triangle wave and sine
  3. 所属分类:software engineering

    • 发布日期:2017-11-24
    • 文件大小:119960
    • 提供者:eeant
  1. zhongji

    0下载:
  2. 基于vhdl的dds信号发生器程序,具有一致十k调频功能,输出32k及64k正弦波-Based on the dds signal generator vhdl program has a consistent ten k FM function, 32k and 64k sine wave output
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-20
    • 文件大小:2329063
    • 提供者:yjl
  1. DDS

    0下载:
  2. 基于VHDL语言的DDS信号发生器,经验证无误,可用以实际工程-Based on VHDL DDS signal generator, proven correct, can be used to practical engineering
  3. 所属分类:Other systems

    • 发布日期:2017-05-01
    • 文件大小:720399
    • 提供者:刘淇
  1. key2

    0下载:
  2. FPGA单片机 vhdl编程正弦波信号发生器 加2个按键控制频率加减-FPGA Microcontroller vhdl programming sine wave signal generator plus two buttons control the frequency of addition and subtraction
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-12
    • 文件大小:1107
    • 提供者:杰拉德二世
  1. 12

    0下载:
  2. 在vhdl语言的环境下,自己设计正弦信号发生器,其中也包含一小段c语言程序-In vhdl language environment of their own design sinusoidal signal generator, which also contains a small c language program
  3. 所属分类:software engineering

    • 发布日期:2017-04-25
    • 文件大小:183495
    • 提供者:陈沁
  1. DDS

    0下载:
  2. 本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构,能在全数字下对输出信号频率进行精确而快速的控制,DDS技术还在解决输出信号频率增量选择方面具有很好的应用,DDS所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。 文中介绍了DDS的基本原理,对DDS的质谱及其散杂抑制进行了分析。程序设计采用超高速硬件描述语言VHDL描述DDS,在此基础上设计了正弦波、三角波、方波等信号发生器,。
  3. 所属分类:Other windows programs

    • 发布日期:2017-05-17
    • 文件大小:4485169
    • 提供者:冯阳
  1. wave111

    0下载:
  2. 基于VHDL的正弦波信号发生器,频率可以调节-Sine wave signal generator, the frequency can be adjusted
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-11
    • 文件大小:2333563
    • 提供者:江小凡
« 1 2 3 4 5 6 78 »
搜珍网 www.dssz.com