CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - 复杂可编程逻辑器件

搜索资源列表

  1. 课题:计数式数字频率的CPLD实现.rar

    1下载:
  2. 本设计的基本要求是以复杂可编程逻辑器件CPLD为基础,通过在EDA系统软件ispDesignExpert System 环境下进行数字系统设计,熟练掌握该环境下的功能仿真,时间仿真,管脚锁定和芯片下载。 本系统基本上比较全面的模拟了计数式数字频率计,广泛应用于工业、民用等各个领域,具有一定的开发价值。
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:
    • 文件大小:439843
    • 提供者:
  1. vhdlprogram

    0下载:
  2. 用复杂可编程逻辑器件(CPLD)实现的数字钟控系统-with complex programmable logic devices (CPLD) with a digital clock control system
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:4933
    • 提供者:王永
  1. cpldInterface

    0下载:
  2. 嵌入式系统外围接口电路的复杂可编程逻辑器件实现-embedded system peripheral interface circuit complex programmable logic device
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2008-10-13
    • 文件大小:57063
    • 提供者:丁明
  1. 120MHzA_DDesign

    0下载:
  2. 基于复杂可编程逻辑器件(CPLD)的120MHz高速A_D采集卡的设计
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2014-01-17
    • 文件大小:66911
    • 提供者:alpha
  1. digital_cymometer

    1下载:
  2. 简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。设计时先分别设计各功能模块,并调试得到正确仿真结果,然后将各个功能模块组合起来。最后作整体仿真、下载,得到实物。由于采用纯数字硬件设计制作,稳定性、可靠性远远高于使用单片机或模拟方式实现的系统,外围电路简单。该数字频率计达到预期要求,实现了可变量程测量,测量范围0.1Hz—9999MHz,精度可达0.1Hz。
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2014-01-17
    • 文件大小:412830
    • 提供者:严术骞
  1. danpianji

    0下载:
  2. 现在有些工厂的技术人员或其它业余电子开发者搞出来的某些产品,不是电路太复杂,就是功能太简单且极易被仿制。究其原因,可能就卡在产品未使用单片机或其它可编程逻辑器件上。
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:2441599
    • 提供者:杨帆
  1. BasedontheCPLDliquidcrystaldisplaycontrolsystemdes

    0下载:
  2. LCD 因其轻薄短小,低功耗,无辐射,平面 直角显示,以及影像稳定等特点,当今应用非常 广泛。CPLD(复杂可编程逻辑器件) 是一种具有 丰富可编程功能引脚的可编程逻辑器件,不仅可 实现常规的逻辑器件功能,还可以实现复杂而独 特的时序逻辑功能。并且具有ISP (在线可编 程) [1 ] 功能,便于进行系统设计和现场对系统进 行功能修改、调试、升级。通常CPLD 芯片都有 着上万次的重写次数,即用CPLD[ 2 ] 进行硬件设 计,就像软件设计一样灵活、方便。而
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:167311
    • 提供者:hjh
  1. USANIGRIASTO97968785F16plane

    0下载:
  2. 设计了一种可工作于井下高温环境 , 用于阵列声波测井的高速高精度多通道同步数据采集系统 , 提出了声波测井对交叉偶极模拟信号的处理要求以及采集电路的构成和采集数据处理的方法。分析计算 了采集系统的信噪比 S N R 。由数字信号处理器和复杂可编程逻辑器件组成采集控制处理器 , 采集参数和 命令由数字信号处理器通过串行命令总线发送 , 可程控 , 具有较好的通用性。分析测试表明 , 各采集通 道具有很好的一致性 , 动态范围可达 65dB 以上 , 完全能够满足对井下声波信息探测的
  3. 所属分类:系统编程

    • 发布日期:2008-10-13
    • 文件大小:334526
    • 提供者:stoeky
  1. Design_of_Programmable_Music_Generator

    0下载:
  2. 根据音乐发生的机理,将复杂可编程逻辑器件作为发生音乐的核心器件,用高速集成电路硬件描述语言编程描述发生的音乐乐谱,配合周边硬件电路,由电声转换发声器接收信号,从而发出音乐声,实验表明,采用该方法设计的音乐发生器成本低、修改方便
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:193759
    • 提供者:shenshunan
  1. cpld_51_IO

    0下载:
  2. ]本文介绍了如何利用CPLD(复杂可编程逻辑器件)与单片机的结合实现并行I/ O(输入/输出)接口的扩展。该设计与用8255做并行I/O接口相比,与单片机软件完全兼容, 同时拥有速度快,功耗低,价格便宜,使用灵活等特点-] This article describes how to use the CPLD (complex programmable logic device) and the single-chip combination to achieve parallel I/O
  3. 所属分类:Other systems

    • 发布日期:2017-04-05
    • 文件大小:195298
    • 提供者:zhengwei
  1. REACH

    0下载:
  2. 基于VHDL的异步串行通信电路设计 随着电子技术的发展,现场可编程门阵列FPGA和复杂可编程逻辑器件CPLD的出现,使得电子系统的设计者利用与器件相应的电子CAD软件,在实验室里就可以设计自己的专用集成电路ASIC器件。这种可编程ASIC不仅使设计的产品-VHDL-based asynchronous serial communication circuit design with the advent of electronic technology, field programmable g
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-12
    • 文件大小:1701
    • 提供者:chaiyiming
  1. jiyuCPLDtipinshuziceliang

    0下载:
  2. 设计了一种基于CPLD(复杂可编程逻辑器件)的低频数字相位测量仪-Based on the design of a CPLD (complex programmable logic device) of the low-frequency digital phase-measuring instrument
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-24
    • 文件大小:42585
    • 提供者:谢名伟
  1. CPLD

    0下载:
  2. 复杂可编程逻辑器件的初步介绍,通过一系列的简单例子,帮助读者熟悉开发环境和开发语言。-CPLD initial introduction, through a series of simple examples to help beginners master the basic development process
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-22
    • 文件大小:6963220
    • 提供者:林丽娟
  1. CPLDandDSP

    0下载:
  2. 结合电机控制系统主板的设计, 介绍了数字信号处理器和复杂可编程逻辑器件在该系统中的应用, 先后 从硬件结构、器件编程、软件设计等方面, 详细阐述了系统功能和特点。实验表明, 两者的结合, 可提高整个系统 的实时性、控制精度和可靠性。-Abstract: Th is paper discusses the development of DSP and is app licat ion in elect ric mach ine, especially int roduces DSP’s
  3. 所属分类:DSP program

    • 发布日期:2017-03-31
    • 文件大小:360107
    • 提供者:张月锋
  1. pll

    0下载:
  2. 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。-Abstract: This paper describes the working principle of an all-digital phase-locked loop is proposed application VHDL technical design an all-digital phase-locked loo
  3. 所属分类:Other systems

    • 发布日期:2017-04-02
    • 文件大小:210721
    • 提供者:lilei
  1. frequent

    1下载:
  2. 这是一个基于复杂可编程逻辑器件CPLD的VHDL语言的有关频率源代码-This is a complex programmable logic device CPLD based on the VHDL language source code related to the frequency
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:31596
    • 提供者:李朝
  1. Motion-Controller-Based-on-F2812

    0下载:
  2. 运动控制技术是在以数字信号处理器DSP为代表的高性能高速微处理器及复杂可编程逻辑器件CPLD的基础上发展而来的,它是广义上的数控装置。数控技术的发展趋势就是采用运动控制器的开放式数控系统。本文设计了一款全新的运动控制卡,选用TI公司32位的 TMS320F2812芯片,利用高速PCI总线实现数据传输,并采用目前最先进的NURBS曲线插补方式实现多轴联动。此外,本文设计的多轴运动控制卡只要能够准确输出各轴控制脉冲的方向和个数,即可实现多轴联动控制。 -Motion control tech
  3. 所属分类:DSP program

    • 发布日期:2017-05-07
    • 文件大小:1122712
    • 提供者:李游原
  1. bishe3

    0下载:
  2. 以复杂可编程逻辑器件(CPLD)为核心的新型通用数字触发器-Based on complex programmable logic device (CPLD) as the core of the new universal digital trigger
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-07
    • 文件大小:1156936
    • 提供者:侯伟丹
  1. 感应加热电源的研究

    1下载:
  2. 超音频串联谐振式感应加热电源为研究对象,应用锁相环和PID 技术,采用数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)联合控制的数字化技术实现感应加热电源的频率跟踪和0°~180° 自由移相调功,为感应加热电源系统的数字化、信息化、柔性化、智能化控制提供了优质、可靠的技术基础。(Superaudio series resonant induction heating power supply as the research object, the application of PLL a
  3. 所属分类:其他

    • 发布日期:2018-04-21
    • 文件大小:1199104
    • 提供者:destyni
  1. 感应加热电源的研究

    1下载:
  2. 针对倍频电源的主电路拓扑结构,研究分析一种分时控制与密度调功相结合的分时一密度复合功率控制策略,并应用复杂可编程逻辑器件CPLD和数字信号处理器DSP的协调工作来实现分时一密度复合调功、频率跟踪控制及保护等,以MOSFET为主控器件,采用倍频的方式实现700kHz/10kW高频大功率感应加热电源。(In view of the main circuit topology of frequency doubling power supply, a time-sharing and one dens
  3. 所属分类:其他

    • 发布日期:2018-05-01
    • 文件大小:5719040
    • 提供者:destyni
« 12 »
搜珍网 www.dssz.com