CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - 数字频率计

搜索资源列表

  1. szplj

    0下载:
  2. 简易数字频率计,VB和51单片机上下位机通信-Simple digital frequency meter, VB levels and 51-bit single-chip communication
  3. 所属分类:SCM

    • 发布日期:2017-03-30
    • 文件大小:319728
    • 提供者:cloud wu
  1. EDA

    1下载:
  2. 以前学EDA的时候做过的四个小程序,分别是24/12小时制数字钟、数字频率计、乐曲播放电路、多人智力竞赛抢答器-EDA previously done when the four small procedures are 24/12 hour digital clock, digital frequency meter, circuit music players and many more devices quiz Answer
  3. 所属分类:Other systems

    • 发布日期:2017-03-25
    • 文件大小:461667
    • 提供者:王宇
  1. plj

    0下载:
  2. 基于FPGA的等精度数字频率计实现等精度的频率计-To achieve precision frequency meter, etc.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:123330
    • 提供者:wangyuansong
  1. FPGA-baseddesignofdigitalrequencymeter

    0下载:
  2. 基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。-FPGA-based realization of the digital frequency meter, text in all the source code, for reference purposes only.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:10449
    • 提供者:helinglin
  1. plj6

    1下载:
  2. 基于vhdl 的数字频率计的设计源程序及工程文件,已在实验箱上实现-vhdl,pinlvji
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:379459
    • 提供者:浅漓
  1. FPGA

    1下载:
  2. 基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序-FPGA-based design of digital frequency meter 11, the use of VHDL hardware descr iption language design, and EDA (electronic design automation) tools with
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:665994
    • 提供者:董晨晨
  1. shuzipinlvji

    0下载:
  2. 本数字频率计将采用定时、计数的方法测量频率,采用一个1602A LCD显示器动态显示6位数。测量范围从1Hz—10kHz的正弦波、方波、三角波,时基宽度为1us,10us,100us,1ms。用单片机实现自动测量功能。-This digital frequency meter will use fixed time, the counting method survey frequency, uses 1602The LCD monitor dynamic to demonstrate 6 fi
  3. 所属分类:assembly language

    • 发布日期:2017-04-07
    • 文件大小:1644
    • 提供者:邱晓波
  1. pinlvji

    0下载:
  2. 单片机的数字频率计源码与仿真图-Single-chip digital frequency source and simulation of Figure
  3. 所属分类:SCM

    • 发布日期:2017-04-04
    • 文件大小:231504
    • 提供者:linming
  1. 23825748digital_number

    0下载:
  2. 数字频率计课程设计报告 可能不是很好,本人能力有限,-Digital Cymometer curriculum design report may not be very good, I limited capacity
  3. 所属分类:Other systems

    • 发布日期:2017-04-17
    • 文件大小:103445
    • 提供者:陈轩辕
  1. pinlv

    0下载:
  2. 一个基于51片子的数字频率计,希望对做毕业设计的同学有帮助!-51 film-based digital frequency meter, and they hope to do graduate design students help!
  3. 所属分类:assembly language

    • 发布日期:2017-03-30
    • 文件大小:97446
    • 提供者:yanglin
  1. frequency

    0下载:
  2. 简易数字频率计: 1、频率计的测频范围为1Hz~10KHz,被测量的信号为TTL逻辑的标准方波信号;2、为提高测量精度,采用计数法(≥1000Hz)和测周法(<1000Hz)相结合的方法进行测量;3、显示器采用6位七段数码管,显示器的无效零应消隐。信号≥1000Hz时不显示小数点,信号<1000Hz时显示小数,小数点后取两位。 -Simple digital frequency meter: 1, frequency of measurement frequency range of 1
  3. 所属分类:SCM

    • 发布日期:2017-04-01
    • 文件大小:2989
    • 提供者:zhy
  1. frequency

    0下载:
  2. 用verilgHDL语言编写的数字频率计代码,并在QUARTUS下实现-Language used verilgHDL Digital Cymometer code, and under QUARTUS
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:515953
    • 提供者:liupei
  1. szplj

    0下载:
  2. 数字频率计,可以实现0.1至100000倍数之间的测量。-Digital frequency meter
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:3021
    • 提供者:cxp
  1. system

    1下载:
  2. 基于vhdl的简易数字频率计设计,已经经过调试,可直接使用-Vhdl based on a simple digital frequency meter design, have been debugging, can be directly used
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2603342
    • 提供者:郭帅
  1. frequencyZDC

    0下载:
  2. 有效位为四位十进制数的数字频率计,实验板上有一个标准时钟发生电路,为计数闸门控制电路提供一个标准8Hz信号,计数闸门控制电路控制4位十进制计数器从第三秒开始计数一秒钟,计数的个数就是待测输入信号的频率。第四秒停止计数,其中前7/8秒保持计数值,后1/8秒计数器复位。然后再计数一秒,保持计数值一秒,如此循环。-Digital frequency meter
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:1165
    • 提供者:南瓜
  1. pinlvji

    0下载:
  2. 基于单片机的数字频率计,带PROTEUS仿真图-Microcontroller based digital frequency meter, with PROTEUS simulation map
  3. 所属分类:SCM

    • 发布日期:2017-03-27
    • 文件大小:130193
    • 提供者:彭昌权
  1. freqtest

    0下载:
  2. 对复杂大规模可编程器件的特点,提出了一种新的数字频率计的实现方法。在QutusⅡ开发软件环境下,采用硬件编程语言VHDL,实现了数字频率计的设计。经过仿真,并下载验证。能够实现测频功能。-The complex features of large-scale programmable devices, a new realization method of digital frequency meter. In Qutus Ⅱ software development environment,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:193370
    • 提供者:依然
  1. zidongpinlv

    0下载:
  2. 4位自动换挡数字频率计设计 1、 由一个4位十进制数码管(含小数点)显示结果; 2、 测量范围为1Hz~9999KHz; 3、 能自动根据7位十进制的结果,自动选择有效数据的高4位进行动态显示(即量程自动转换),小数点表示是千位,即KHz; 4、 为检测设计正确与否,应将时钟通过PLL和手控分频器产生宽范围的多个频率来测试自动换档频率计功能。 -4 automatic transmission design a digital frequency meter, by a 4
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:354577
    • 提供者:李伦特
  1. digital_frequence_counter

    0下载:
  2. 设计功能: 1..用VHDL完成12位十进制数字频率计的设计及仿真。 2.频率测量范围:1Hz∼ 10KHz,分成两个频段,即1∼ 999Hz,1KHz∼ 10KHz,用三位数码管显示测量频率,用LED显示表示单位,如亮绿灯表示Hz,亮红灯表示KHz。 3.具有自动校验和测量两种功能,即能用标准时钟校验、测量精度。 4.具有超量程报警功能,在超出目前量程档的测量范围时,发出灯光和音响信号。 -Design features: 1. . Compl
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-24
    • 文件大小:22189
    • 提供者:八毛
  1. shuzipingluji

    0下载:
  2. 基于EDA技术的数字频率计设计论文 我的毕设论文-The frequency meter EDA design thesis
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:117165
    • 提供者:xingyao511
« 1 2 34 5 6 7 8 9 10 ... 24 »
搜珍网 www.dssz.com