搜索资源列表
模型机的分析和设计.rar
- 通过对计算机的组织与结构的分析,综合运用所学计算机原理知识,设计并实现较为完整的计算机,即模型机。它可以完成一般计算机的最基础功能,具备16条基本指令,以及4种寻址方式等。并且,计算机数据通路的控制将由微程序控制器来完成,CPU从内存中取出一条机器指令到指令执行结束的一个指令周期全部由微指令组成的序列来完成,即一条机器指令对应一个微程序。设计过程包括四个部分:㈠模型机硬件组成分析;㈡指令系统设计;㈢微程序设计;㈣上机实现,示范程序。
华邦CPU编程器仿真器设计
- 华邦CPU编程器仿真器设计-Winbond CPU Programming Design Simulation
simple_design_cpu
- 有是一个简单的cpu设计的开发过程!里面 有代码,和分析,设计过程!献给初学者的!-there is a simple design of the cpu development process! There are codes, and analysis, process design! Dedicated to beginners!
CPU_design
- 一个简单指令的cpu设计。 可以实现4个指令的的运算。-a simple instructions cpu design. 4 can be achieved directive arithmetic.
complexcpu_design
- 主要介绍一个很好的设计思想,介绍复杂cpu设计的框图。-introduces a very good design, introduced cpu design of complex diagram.
TMS320C54x DSP 的cpu和外围设备
- 针对在FPGA中实现FIR滤波器的关键--乘法运算的高效实现进行了研究,给了了将乘法化为查表的DA算法,并采用这一算法设计了FIR滤波器。通过FPGA仿零点验证,证明了这一方法是可行和高效的,其实现的滤波器的性能优于用DSP和传统方法实现FIR滤波器。最后介绍整数的CSD表示和还处于研究阶段的根据FPGA实现的要求改进的最优表示。-view of the FPGA FIR filters achieve the key -- the multiplication Efficient Implem
CPU
- 单周期的CPU设计,实现了12条指令,适合正在学习CPU的初学者-the design of signal CPU and achieve 12 instructions.
CPU
- 简单的CPU设计,使用VHDL 和 quartus ii 设计的cpu(a simply cpu design, vhdl quartus ii ,dsg gs h srh rsh rsh srjh srh)
CPU源代码分析Linux移植
- CPU源代码分析与芯片设计及Linux移植,系统底层代码移植的好书籍,有需要的可以参考(CPU source code analysis and chip design and Linux transplantation, the system's underlying code transplant good books, there is a need for reference)
基于ucos_ii的贪食蛇游戏设计
- 基于51单片机ucos系统游戏设计。并且实施显示cpu占用以及内存占用(Game design of UCOS system based on 51 single chip microcomputer. And implementation shows CPU occupancy as well as memory footprint)
前导零CPU
- 在多周期CPU的基础上设计一个前导0检测程序。(A preamble 0 detection program is designed on the basis of multi period CPU.)
CPU接口
- 单片CPU接口设计 端口定义: mbeb:接口类型定义,1为intel模式,0为moto模式 wr_rwb:intel模式下,低电平为写有效;moto模式下,低电平为写有效,高电平为读有效; rd_eb:intel模式下,低电平为读有效;moto模式下,高电平为读允许; a:地址输入,(5:0) d:双向数据总线,(7:0) rd:低电平内部电路读有效 wr:低电平内部电路写有效 add:内部电路读写地址 mbd_in:cpu写入内部寄存器的数据(7:0) mbd_out:
riscCPU
- 实现 八位RISC cpu 含有V文件和 testbents测试文件(Realization of eight bits RISC cpu)
pcpu_li
- 实现了一个基于MIPS的简单16位CPU(realize a simple 16-bit cpu based on MIPS)
Final_final_test
- 五级流水CPU设计 流水线是数字系统中一种提高系统稳定性和工作速度的方法,广泛应用于高档CPU的架构中。根据MIPS处理器的特点,将整体的处理过程分为取指令(IF)、指令译码(ID)、执行(EX)、存储器访问(MEM)和寄存器会写(WB)五级,对应多周期的五个处理阶段。一个指令的执行需要5个时钟周期,每个时钟周期的上升沿来临时,此指令所代表的一系列数据和控制信息将转移到下一级处理。(Five level flow CPU design)
单周期cpu设计
- 此为32位单周期MIPScpu的基于modelsim的源码设计,整个实现了R型指令和I型指令,完成了整个单周期cpu的设计
mips-cpu-master
- CPU设计,已通过模拟,有需要的自行下载吧(CPU design has been simulated)
计算机体系结构实验
- 实现PFGA CPU设计 以及logitsim的文件及编译代码(Implementing PFGA CPU Design)
单周期CPU实验报告
- 单周期CPU的设计思路(包含数据通路、指令集、信号的设计)(Design Ideas of Single Cycle CPU)
2017级计算机组成原理课程设计任务1--CPU设计实验
- 学习计算机组成原理的必备利器 用实际操作来亲身感受计算机的内部工作原理(A necessary tool for learning the principle of computer composition Experience the inner workings of a computer with actual operation)