搜索资源列表
MIPS
- MIPS处理器的顶层VHDL代码,可综合,可仿真,属硬件描述语言,集成电路设计代码
MIPS
- MIPS模拟器,在windows环境使用,利用Linux下的可执行ELF文件模拟MIPS CPU执行汇编指令.
mips
- 在 君正芯片上的mips
mips
- mini mips 小型mips软件
MIPS Assembly Language Programming
- Mips assembly language programming
MIPS
- See_MIPS_Run-2nd_edition-Chinese 学习MIPS肯定要看
mips
- broadcom的 mips 指令集.htm,mips开发套件的说明
MIPS
- 《MIPS五级整数流水线模拟系统》设计文档与源代码。 [代码性质] VC完整应用程序代码-The source and design document of <MIPS simulant system of 5 level int pipelining>. [code kind] VC whole application source code.
MIPS五级流水线模拟程序
- MIPS五级流水线模拟程序,能执行简单的MIPS指令,模拟流水线状态及寄存器结果,实现cpu流水的概念-MIPS five-level stream-line simulation program, this program can execute simple MIPS instruction, simulat stream-line s status and register result, and it implements stream-line of cpu.
Debian Etch MIPS image for QEMU
- What is it? A generic stand-alone MIPS program that can do printf on a standard UART. requirements: . CPU has CP0 structure (r4k compatible) Configure: --------------Debian Etch MIPS image for QEMU -
mips汇编模拟器
- 用c++编写的mips汇编模拟器,可将mips指令转换为二进制代码。
mips汇编器
- MIPS的汇编器,将MIPS汇编程序生成二进制程序。
ir-gpio.tar.gz linux 基于mips 架构cpu 的红外驱动
- linux 基于mips 架构cpu 的红外驱动,以及用户空间测试程序,linux on mips architecture cpu infrared driver, as well as user-space test procedures
smp86xx_boot_loader_2.8.2.0.zi
- mips smp boot loader source code,mips smp boot loader source code
mips-linux-error
- mips linux异常中断代码分析.pdf mips linux异常中断代码分析.pdf-mips linux abort code analysis. pdf mips linux abort code analysis. pdf
vxwork_src.rar
- 大名鼎鼎的嵌入式操作系统vxworks的完整的源代码,支持多种体系结构的嵌入式处理器,如arm,x86,i960,mc68k,mips,ppc,sparc等,包含完整的实时多任务处理及网络tcpip,dhcp,rip等协议,tffs文件系统,以及各种硬件驱动程序如usb,-All the source code of Famous vxwork Embedded operating system , it supports the Embedded processor of many kinds
tjtagv2-1-4.zip
- ejtag mips utiliti for flash programming, ejtag mips utiliti for flash programming
pipelined-mips-cpu
- 用verilog语言描述了MIPS的5级流水线。-Language described by verilog MIPS 5-stage pipeline.
smp86xx_rootfs_2.8.2.0
- smp86xx mips rootfs文件系统-smp86xx mips rootfs file system
CPU
- verilog编写CPU: 1. 哈佛存储器结构,大端格式; 2. 类MIPS精简指令集,支持子程序调用和软中断; 3. 实现了乘除法; 4. 五级流水线,工作频率可达80MHz(每个时钟周期一条指令,不计流水线冲突)。 -MIPS like CPU using verilog