搜索资源列表
FPGA_jiaocheng_yu_shiyan
- 最重要的是七个从简单到复杂的实验,包括:基础实验一_FPGA_LED 基础实验二_seg7实验以及仿真 基础实验三_SOPC_LED 基础实验四_Flash烧写 基础实验五_定时器实验 基础实验六_按键以及PIO口中断实验 实验七_网卡使用 ,这些实验室用到了SOPC BUILDER 与NOIS ii ,使用Verilog 编写,有实验板和没有实验板的都可以用来学习。 其次还包括: FPGA开发板各存储器之间的联系、 多处理器文档 、 USB_UART等文档,很好用的文档,您下了相信不会后悔!-
vivi-0.1.4.tar
- mizi公司的著名的BootLoader——vivi源码,基于三星s3c2410处理器的引导程序,在2410开发板上移植非常简单方便。 使用时请将后缀的.gz更改为.bz2-mizi company s well-known BootLoader- vivi source, based on Samsung S3C2410 processor boot in 2410 to develop a very simple and convenient on-board transplantati
MSoft-NetMSG-Update
- 一简单容易网络使用工具。展示当前注册用户,机器名,WINDOWS版本,服务包安装等-NetMSG v1.1- Updated !! A simple, easy to use tool for networks. Demonstrates launching a console app and capturing its output using CreateProcess/CreatePipe and directing to StdOut/StdErr. I have u
1
- 用C/C++设计一个简单行编辑处理器,实现其最基本的功能: (1)该行编辑器不超过10行,每行以回车结束 (2)数据以文件形式储存;从键盘输入数据,建立并保存为磁盘数据文件edit.txt (3)字符的输入,修改; (4)符号串的查找,替换; -Using C/C++ to design a simple line editor processor, to achieve its most basic functions: (1) the line editor does
hde_disassembly
- hde32 is a small disassembler engine, intended for analysis of x86-32 code. It gets length of command, prefixes, ModR/M, SIB, opcode, etc. For example, you can use hde32 when writing unpackers of executables, viruses, because most other disassemblers
Audio
- ADSP BF537 在Visual DSP串口通信例程,使用DMA方式,包括AD和DA-The Talkthru demo demonstrates the initialization of SPORT0 to establish a link between the ADSP-BF537 and the AD1854/AD1871 /DAC. The program simply sets up the SPORT0 to receive/transmit audio s
NK
- this is a simple os for a arm 9 processor application in win ce5
PCI_design_and_application
- PCI(外设部件互连)是当今个人计算机的主流总线结构,是微型计算机中处理器/存储器与外围控制部件、扩展卡之间的互连接口。PCI局部总线规范是互连机构的协议,也是电气和机械配置的规范。 本书分为9章,涵盖了PCI局部总线规范2.2版及其最新进展,详细介绍了PCI局部总线的原理和操作,内容包括PCI局部总线的基本概念、信号的定义、总线的操作、电气规范、机械规范、配置空间、66 MHz规范、BIOS和PCI-PCI桥等。书中通过大量的时序波形和实例对PCI局部总线的实际应用进行了深入浅出的阐述。
operationsystem
- 处理机的调度及主线程的实现,简单的VC界面,可自行修改。-Scheduling processor and the realization of the main thread, the simple interface of the VC, they are free to modify.
cal
- 这是用Red Hat9.0的交叉编译器编程,在32位ARM920T核的高速ARM 处理器AT91RM9200 以及其他外围扩展电路的开发板上实现的一个简单的计算功能,主要目的是给初学者提供借鉴。-This is the Red Hat9.0 with the cross compiler programming, in 32-bit ARM920T core high-speed ARM processor, as well as other external AT91RM9200 develo
mp3
- 基于ARM处理器的嵌入式mp3的实现,自制简易mp3-ARM-based embedded processor realization mp3, mp3 simple self-made
20070525_vc_src
- 一个可以重命名workspace的程序。 演示了如何生成一个COM组件。 用图形界面的程序装载控制台程序并接收控制台程序的输出。 将tiff转换成PDF的源程序。 简单字处理程序。 调节灰度的滑动条的类。 一个SMPP类库可以用来连接SMPP网关来发送和接收SMS消息。 使用CColorDialog类轻松改变对话框背景颜色和字体。 一个基于IE的浏览器,使用了多文档界面的标签,IE界面和XP的工具条等。
uCOS
- μC/OS-Ⅱ在ARM处理器上的移植,包含简单的源码分析-μC/OS- Ⅱ in the ARM processor on the transplant, the source contains a simple analysis
cxcpu
- Component cxCpu - provides a simple method of identifying the host processor and its features without you, the developer, having to worry about different vendors implementations of the CPUID instruction-Component cxCpu- provides a simple method of id
VB6.0
- 以VB6.0为开发平台,制作图片处理器,实现二维图片的简单处理。-VB6.0 as a development platform to produce image processor, the realization of a simple two-dimensional image processing.
Coding_Hardware_Windows
- Programming of hardware resources in Windows by means of functions BIOS, ports of input-output and program interface Win32 API is considered. Access and management methods are described by all basic devices of the modern personal computer: the mouse,
ledapp
- 用Red Hat9.0的交叉编译器编程,在32位ARM920T核的高速ARM 处理器AT91RM9200 以及其他外围扩展电路的开发板上实现的一个简单的二极管闪烁功能,主要目的是给初学者提供借鉴。 -Red Hat9.0 with the cross compiler programming, in 32-bit ARM920T core high-speed ARM processor, as well as other external AT91RM9200 development bo
leddrv
- 用Red Hat9.0的交叉编译器编程,在32位ARM920T核的高速ARM 处理器AT91RM9200 以及其他外围扩展电路的开发板上实现的一个简单的二极管驱动功能,主要目的是给初学者提供借鉴。 -Red Hat9.0 with the cross compiler programming, in 32-bit ARM920T core high-speed ARM processor, as well as other external AT91RM9200 development bo
Hardware_Speedup_DSP_FPGA
- 现场可编程门阵列(FPGA)已经不再单纯应用在芯片与系统之间的直接互联层,在软件无线电(SDR)中,FPGA逐渐用做通用运算架构来实现硬件加速单元,在降低成本和功耗的基础上提升性能表现。SDR调制解调器的典型实现包括通用处理器(GPP)、数字信号处理器(DSP)和FPGA。而且,FPGA架构可以结合专用硬件加速单元,用来卸载GPP或DSP。软核微处理器可以结合定制逻辑,扩展其内核,也可以将分立的硬件加速协处理器添加到系统中。此外,还可将通用布线资源放在FPGA中,这些硬件加速单元可以并行运行,进
os-1
- 操作系统实验1,进程调度实验本实验模拟单处理器系统的进程调度,加深对进程的概念及进程调度算法的理解。用某种语言编写和调试一个进程调度的算法程序,有一些简单的界面,能够运行,仿真操作系统中进程调度的原理和过程。进程调度要求使用高响应比优先的动态优先级调度算法。-Operating system in Experiment 1, the process of scheduling experiments in this experiment simulated the process single-