CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 Windows编程 搜索资源 - VHDL 数字电路设计

搜索资源列表

  1. autosale

    1下载:
  2. VHDL编写的自动售货机,带找零、退币功能,数字电路课程设计!内附常态图,和dofile波形模拟文件-VHDL prepared by the vending machines, have sought to bring, the coin features, digital circuit design courses! Enclosing normal map and document dofile waveform simulation
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:3.42kb
    • 提供者:张傻
  1. trafficlight

    0下载:
  2. VHDL编写的交通灯程序,有倒计时功能,数字电路课程设计,内附状态图和dofile波形模拟!-VHDL prepared by the traffic lights procedures, the countdown function, digital circuit design courses, enclosing a state map and dofile waveform simulation!
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:4.2kb
    • 提供者:张傻
  1. VHDL-FPGA-clock

    0下载:
  2. FPGA数字钟的设计,用VHDL语言编程,max+plus仿真,可在实际电路中验证-FPGA design, VHDL programming, max plus simulation, in the actual circuit verification
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:263.57kb
    • 提供者:王越
  1. Baseband_line_code

    1下载:
  2. 本课程设计完成了基带线路码产生电路的设计,数字基带信号的传输是数字通信系统的重要组成部分之一。在数字通信中,有些场合可不经过载波调制和解调过程,而对基带信号进行直接传输。为使基带信号能适合在基带信道中传输,通常要经过基带信号变换,这种变换过程事实上就是编码过程。本些课题实现了这样的编码过程。-This course is designed to use VHDL hardware descr iption language completed the base-band circuits hav
  3. 所属分类:Communication

    • 发布日期:2017-03-29
    • 文件大小:667.08kb
    • 提供者:li
  1. sheji2

    0下载:
  2. 一个秒表的硬件设计,学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。-The hardware design of a stopwatch, learn basic digital circuit in the RS flip-flops, monostable multivibrator, the clock generator and counting, decoding display unit integrated circuit applic
  3. 所属分类:Other systems

    • 发布日期:2017-04-16
    • 文件大小:127.69kb
    • 提供者:周妮
  1. 24

    0下载:
  2. 简单的数字时钟EDA设计,并通过电路的仿真和硬件验证,进一步了解计数器的特征和功能。-Simple digital clock EDA design, and through circuit simulation and hardware verification, and further understanding of the characteristics and functions of counters.
  3. 所属分类:Windows Develop

    • 发布日期:2017-05-14
    • 文件大小:3.29mb
    • 提供者:xxy
  1. jj

    1下载:
  2. 本题设计一个数字存储示波器,以Xilinx公司20万门FPGA芯片为核心,辅以必要的外围电路(包括信号调理、采样保持、内部触发、A/D转换、D/A转换和I/O模块),利用VHDL语言编程,实现了任意波形的单次触发、连续触发和存储回放功能,并按要求进行了垂直灵敏度和扫描速度的挡位设置。信号采集时,将外部输入信号经信号调理模块调节到A/D电路输入范围,经A/D转换后送入FPGA内部的双口RAM进行高速缓存,并将结果通过D/A转换送给通用示波器进行显示,完成了对中、低频信号的实时采样和高频信号的等效采
  3. 所属分类:其他小程序

    • 发布日期:2017-06-10
    • 文件大小:533.65kb
    • 提供者:黄奇家
  1. VHDl

    0下载:
  2. VHDL数字电路设计与应用实践教程 资料很好 也很齐全,希望对大家有所帮助-VHDL digital circuit design and application of good practice, information is very complete tutorial, we want to help
  3. 所属分类:Windows Develop

    • 发布日期:2017-05-08
    • 文件大小:1.91mb
    • 提供者:陈道
  1. weitongbu

    2下载:
  2. 用数字锁相环实现位同步信号提取,包含各个模块的电路设计程序。-To achieve bit synchronization with digital phase-locked loop signal extraction, each module contains the circuit design process.
  3. 所属分类:其他小程序

    • 发布日期:2013-03-27
    • 文件大小:386.36kb
    • 提供者:flower
  1. language

    0下载:
  2. vhdl语言集锦 VHDL是Very High Speed Integrated Circuit Hardware Descr iption Language的缩写,意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30 的速度快速成长。-V
  3. 所属分类:Windows Develop

    • 发布日期:2017-03-27
    • 文件大小:169.17kb
    • 提供者:zhanglingxiang
  1. sixlift

    0下载:
  2. 一个数字电路设计:六层电梯自动运行的VHDL程序-a digital circuit:sixlift design
  3. 所属分类:Other systems

    • 发布日期:2017-11-28
    • 文件大小:1.92kb
    • 提供者:jeremy
  1. VHDL-four-selected-a-data-selector

    0下载:
  2. 数字电路与逻辑设计实验 四选一数据选择器VHDL语言实现-Digital circuits and logic design experiments four selected a data selector VHDL language
  3. 所属分类:Other systems

    • 发布日期:2017-11-10
    • 文件大小:27.5kb
    • 提供者:mu小磊
  1. DDS

    0下载:
  2. 本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构,能在全数字下对输出信号频率进行精确而快速的控制,DDS技术还在解决输出信号频率增量选择方面具有很好的应用,DDS所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。 文中介绍了DDS的基本原理,对DDS的质谱及其散杂抑制进行了分析。程序设计采用超高速硬件描述语言VHDL描述DDS,在此基础上设计了正弦波、三角波、方波等信号发生器,。
  3. 所属分类:Other windows programs

    • 发布日期:2017-05-17
    • 文件大小:4.28mb
    • 提供者:冯阳
  1. 210刘俊皓实验6

    10下载:
  2. 设计并实现一个随机数生成电路每 2 秒随机生成一个 0~999 之间的数字,并在数码管上显示生成的随机数。 2、为系统设置一个复位键,复位后数码管显示自己学号的后三位数字,2秒后再开始每2秒生成并显示随机数,可以不需要防抖(A random number generating circuit is designed and implemented to generate a random number between 0 and 999 every 2 seconds, and displa
  3. 所属分类:其他

    • 发布日期:2021-04-13
    • 文件大小:246kb
    • 提供者:幽浮的幽
搜珍网 www.dssz.com