搜索资源列表
music1
- music接管0.5W扬声器,就可以唱歌了,如果你觉得不好听,就调节一下与时间有关了延迟涵数,看看有何变化.-music took over 0.5W speakers, it can sing, and if you think that sounds bad, make some adjustment with the time delay of several culvert and see what changes.
collectionOfImageAndinterpolation
- 该系统是一个实现图像数据采集以及对图像数据的插值处理,供其它系统进一步处理或显示的系统。具有一定的通用性,适合大多数CMOS图像传感器接入。1准确、适时的数据采集,尽量减少延迟 2采集模块具备一定的数据缓冲功能 3快速有效的数据插值 4使用较少的逻辑器件和存储器 5代码的可读性要强 -The system is a realization of image data acquisition and the image data interpolation, other system for
turbccartoon
- 用Turbo C 实现动画的一个简单的实现方法 这种简单方法利用cleardevice()和delay()函数相互配合,先画一幅图形,让它延迟一个时间,然后清屏,再画另一幅,如此反复,形成动态效果。-using Turbo C animation to achieve a simple way to use this simple method clearde vice () and delay () function to meet the first painting a graphic
DSPcorrelation
- 相关算法的应用很广,例如噪声中信号的检测,一个信号经过一段延迟后自身的相似性,信号中隐含周期性的检测,信号相关性的检验,信号时延长度的测量,滤除确定性信号中的随机干扰信号等等。相关函数还是描述随机信号的重要统计量。 利用CCS5000的集成开发平台,通过C语言对一正弦信号和一余弦信号进行了相关算法设计、编程和分析,然后将其置于CCS集成开发环境下,编译、调试、运行.-correlation algorithm used widely, such as noise signal detecti
Ddelay
- 在Quartus下使用D触发器来加入延迟,每个D触发器增加半个周期的延迟,稍加更改可以得到不同的延迟。
GUI_OnKey
- uc/gui 3.90a 代码增强 增加按键自动重复和延迟加速
Discrete_time_foureir_transform
- 计算离散时间信号的DTFT 计算离散时间系统的相延迟和群延迟 计算离散时间系统的频率响应,画幅频和相频图
VxWorks_FMPC860_int
- VxWorks下FMPC860的中断处理机制及其应用.pdf :嵌入式实时操作系统VxW0rks提供的中断处理机制中 断延迟小.应用编程方便。MPC860是目前在网络与通信领 域应用非常广泛的一款微处理器芯片。论文详细分析了 VxWorks及MPC860的中断处理机制, 阐述了中断处理应用 编程的过程,并给出了应用实例。
delay
- 汇编语言实现波形延迟播放,可用于DSP设计时的CCS实现
TMS320C5416led
- 基于DSPTMS320C5416的指示灯延迟程序-DSPTMS320C5416 based on the light delay procedures
AD603_caosheng
- 用AD603提高超声波测距范围。超声波测距是一种非接触的测量方式,它是根据超声波从发射传感器到反射物体,再从反射物体到接收传感器的延迟时间.,利用距离/01. 2 ’,得到距离值,1 为声波在空气介质中的传播速度。由于反射超声波接收时的信号幅度与反射物体离接收传感器的距离远近有关,一般相差几十分贝
达林算法
- 该算法的最大特点是将期望的闭环响应设计成一阶惯性加纯延迟,然后反过来得到能满足这种闭环响应的控制器。
delay_line
- 延迟线模块的verilog代码,延迟线模块是数字电路设计常用的模块-Delay-line module Verilog code, delay-line module is commonly used in digital circuit design module
CyclonePLL
- Cyclone™ FPGA具有锁相环(PLL)和全局时钟网络,提供完整的时钟管理方案。Cyclone PLL具有时钟倍频和分频、相位偏移、可编程占空比和外部时钟输出,进行系统级的时钟管理和偏移控制。Altera® Quartus® II软件无需任何外部器件,就可以启用Cyclone PLL和相关功能。本文将介绍如何设计和使用Cyclone PLL功能。 PLL常用于同步内部器件时钟和外部时钟,使内部工作的时钟频率比外部时钟更高,时钟延迟和时钟偏移最小,减小或调整时钟
89S51-911
- 用单片机蜂鸣器实现911报警声音,采用中断延迟实现输出频率的变换。-Used to achieve single-chip buzzer 911 sounds, using interrupt latency to achieve an output frequency of transformation.
DS1302
- 本代码是控制DS1302的VHDL代码,浅显易懂,方便修改,注意看data sheet,保证时钟和各个延迟满足要求即可-This code is to control the DS1302' s VHDL code, easy to understand, easy changes, note the data sheet, ensure the clock and can meet the requirements of the various delays
trip_control2
- 使用SH79F166A,编写的掉电延迟函数,供其他开发者参考。(Use SH79F166A to write the power drop delay function for reference by other developers.)
用Verilog描述路径延迟模块
- 用Verilog语言的specify语句编写实现路径延迟模块的程序(Write the program of implementing path delay module with the specify statement of Verilog language.)
DYCARRY
- 该文件为Quartus工程,可以对多通道输出信号进行延迟补偿,以便每个通道输出延迟保持一致,补偿精度为100ps(The file is Quartus project, which can delay compensation for multi-channel output signals, so that the output delay of each channel is consistent and the compensation accuracy is 100ps.)
基于FPGA的负延迟设计
- 用VHDL语言写的基于FPFA的负延迟设计(FPFA based negative delay design written in VHDL language)