CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - b/s

搜索资源列表

  1. 数字钟

    0下载:
  2. 报时小闹钟 本程序是一个用汇编编的精致的图形时钟,运行时双击clock图标即可, 钟表显示的时间为本机系统的时间。   按b键可扩大画面 ;按s键可缩小画面;按c键可改变颜色;按e键可听音乐; 按q键退出本程序. -timekeeping small alarm clock this procedure is a compilation series with exquisite graphics clock, double-click the clock running i
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:8345
    • 提供者:张成
  1. 51bc

    0下载:
  2. 本程序使用于爱思51-B型高级用户板功能测试及演示,是用asm写的,有要的朋友可以下下,-the procedures used in love thinking 51-B Premium plate functional testing and demonstration is asm2 wrote, to a friend can make, s
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:5008
    • 提供者:长城
  1. ccutest3

    0下载:
  2. 功能:使用CCU的4个模块,实现非对称PWM输出。 说明:将跳线器J5、J6、J27取出,J3短接到OCD端,在JP6的PWM1、PWM2、PWM3 分别测试模块A、B、C的输出,DAOUT是模块D输出经漏波后的电压。 通过跳线器J8、J9选择高频晶振6MHz。 -function : the use of CCU's four modules, achieving non-symmetric PWM output. Note : All of the jumpe
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2008-10-13
    • 文件大小:1149
    • 提供者:allen
  1. stepperfourandsix

    0下载:
  2. 这个例子做的是去年全国电子电子设计大赛E题,悬挂运动控制系统(E题),我只做了画线和画圆两个部分,纯粹是玩,所以精度不是很高,终点定位精度误差差不多0.5cm左右,画圆在两个斜率无穷大区误差较大需要修正。 一开始我用的是L297+L298驱动,感觉脉冲相位控制比较麻烦,后来想到avr相对51的速度,用B口模拟脉冲,L293驱动。电机我用的是两个42BYG四相八拍六线步进电机,资料很好找。 这个试验做起来可能有点麻烦,比赛的时候需要特定的板子,就象附件E题里所示,注意电机转动的时候
  3. 所属分类:微处理器(ARM/PowerPC等)

    • 发布日期:2008-10-13
    • 文件大小:187898
    • 提供者:xuepeng
  1. msstatePANstack

    1下载:
  2. * \"Copyright (c) 2006 Robert B. Reese (\"AUTHOR\")\" * All rights reserved. * (R. Reese, reese@ece.msstate.edu, Mississippi State University) * IN NO EVENT SHALL THE \"AUTHOR\" BE LIABLE TO ANY PARTY FOR * DIRECT, INDIRECT, SPECIAL, INC
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:216334
    • 提供者:阿伟
  1. verilogshejiMiLeJIEMAQI

    2下载:
  2. 用verilog设计密勒解码器 一、题目: 设计一个密勒解码器电路 二、输入信号: 1. DIN:输入数据 2. CLK:频率为2MHz的方波,占空比为50% 3. RESET:复位信号,低有效 三、输入信号说明: 输入数据为串行改进密勒码,每个码元持续时间为8μs,即16个CLK时钟;数据流是由A、B、C三种信号组成; A:前8个时钟保持“1”,接着5个时钟变为“0”,最后3个时钟为“1”。 B:在整个码元持续时间内都没有出现“0”,即连续16个时钟保
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:212699
    • 提供者:mingming
  1. magnitude

    0下载:
  2. Verilog HDL: Magnitude For a vector (a,b), the magnitude representation is the following: A common approach to implementing these arithmetic functions is to use the Coordinate Rotation Digital Computer (CORDIC) algorithm. The CORDIC algori
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:12917
    • 提供者:郝晋
  1. thefrequencymeterdesign

    0下载:
  2. 简易数字频率计题解.( 1997年 B 题 ) 编写与讲解人:田良(东南大学无线电系,2003年3月12日) 一)任务 设计并制作一台数字显示的简易频率计。 (二)要求 1.基本要求 (1)频率测量 a.测量范围 信号:方波、正弦波 幅度:0.5V~5V[注] 频率:1Hz~1MHz b.测试误差≤0.1% (2)周期测量 a.测量范围 信号:方波、正弦波 幅度:0.5V~5V[注] 频率:1Hz~1MHz b.测
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:356317
    • 提供者:caorui
  1. ARM28

    0下载:
  2. 替代加密: A B C D E F G H I J K L M N O P Q R S T U V W 密文 Y Z D M R N H X J L I O Q U W A C B E G F K P 明文 X Y Z T S V I HAVE A DREAM!# 密文?? 用ARM编程实现替代加密。
  3. 所属分类:微处理器(ARM/PowerPC等)

    • 发布日期:2008-10-13
    • 文件大小:13634
    • 提供者:富洋
  1. 洒水控制器

    0下载:
  2. 洒水控制器,MCU用的是EMC78862,带液晶驱动,能控制6通道洒水,绝对经典,要原理图的兄弟发邮件到:micheal23@sohu.com 需注明需要洒水控制器的原理图即可,希望大家多交流,让中国的电子事业越来越牛B-sprinkler controller, the MCU is EMC78862, with LCD driver, 6-channel control sprinkler, absolute classics, and to diagram the brother-mail
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:20019
    • 提供者:吴明
  1. fpga-dm9000a

    4下载:
  2. 一个项目工程,硬件包含XINLINX FPGA,配置FLASH,串口,SDRAM,与以太网芯片DM9000A,实现数据采集,以太网传输,电路验证完全正确,请放心使用,SPARTAN 3E 的BGA引脚320个,不容易布板,可以参考使用的。要FPGA实现网络通信也可以参考电路,B因为产品升级了所以公开原来的电路的。 -A project engineering, hardware contains XINLINX FPGA, configuration FLASH, serial port, SD
  3. 所属分类:VHDL编程

    • 发布日期:2013-03-26
    • 文件大小:915005
    • 提供者:rong
  1. 除法器的设计本文所采用的除法原理

    0下载:
  2. 除法器的设计本文所采用的除法原理是:对于八位无符号被除数A,先对A转换成高八位是0低八位是A的数C,在时钟脉冲的每个上升沿C 向左移动一位,最后一位补零,同时判断C的高八位是否大于除数B,如是则C的高八位减去B,同时进行移位操作,将C的第二位置1。否则,继续移位操作。经过八个周期后,所得到的C的高八位为余数,第八位为商。从图(1)可清楚地看出此除法器的工作原理。此除法器主要包括比较器、减法器、移位器、控制器等模块。-Divider design used in this paper, the p
  3. 所属分类:VHDL编程

    • 发布日期:2017-03-25
    • 文件大小:4286
    • 提供者:老毕
  1. CAN

    0下载:
  2. CAN51开发板功能 1、 USB或DC+5V供电; 2、 89c52+sja1000+tja1050(tja1040)(p82c250);89c52+mcp2515+tja1050(tja1040)(p82c250);通过跳键选择sja1000或 mcp2515,用户任选一种CAN控制芯片; 3、 支持RS232/422/485总线与CAN总线相互转换; 4、 CAN总线波特率可调:20,40,50,80,100,125,200,250,400,500
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-27
    • 文件大小:2058
    • 提供者:吴庆庆
  1. SimpleUSBinterfaceDevelopment

    0下载:
  2. 工业领域串口通信速度慢是个比较突出的问题, 而 F T 2 4 5 B M 能够进行 US B和并行 I / O口之间的 协议转换, 在一些条件下能够取代串口. 介绍 F T 2 4 5 B M 芯片的工作原理和功能, 并给出基于 F T2 4 5 B M 的 US B接口电路的应用设计和基于 8 9 c 5 2的汇编及 c 5 1 单片机源程序.-Serial communication industry is a relatively slow prominent problem
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:163725
    • 提供者:了缘
  1. jianpansaomiao

    0下载:
  2. 键盘扫描主要用于各种的扫描,是一个良好的程序-the yuan cheng xu jian pan da sfd sf s fdgd ffbc bb fbcv b fbcv f f
  3. 所属分类:Other Embeded program

    • 发布日期:2017-03-31
    • 文件大小:11506
    • 提供者:黄先生
  1. qda

    1下载:
  2. 三路智力竞赛抢答器,利用VHDL设计抢答器的各个模块,并使用EDA 工具对各模块进行仿真验证。智力竞赛抢答器的设计分为四个模块:鉴别锁存模块;答题计时模块;抢答计分模块以及扫描显示模块。把各个模块整合后,通过电路的输入输出对应关系连接起来。设计成一个有如下功能的抢答器: (1)具有第一抢答信号的鉴别锁存功能。在主持人发出抢答指令后,若有参赛者按抢答器按钮,则该组指示灯亮,数码管显示出抢答者的组别。同时电路处于自锁状态,使其他组的抢答器按钮不起作用。 (2)具有计分功能。在初始状态时,主持
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:234821
    • 提供者:menglj
  1. gecko-sdk-i686-pc-linux-gnu-1.8.0.4.tar.bz2

    0下载:
  2. 用以开发浏览器插件,可以用在各种平台上,比如mozilla,webkit,等等。 -For the development of browser plug-ins can be used in a variety of platforms, such as mozilla, webkit, and so on.
  3. 所属分类:Embeded Linux

    • 发布日期:2017-04-09
    • 文件大小:1587572
    • 提供者:windsome
  1. dffdgfg

    0下载:
  2. “程序代码与电路图”文件夹包括以下两方面的内容: (1)实例各章的程序代码; (2)实例各章的电路图。 “实例插图”文件夹里面的内容则为实例各章节的插图,为JPG格式。 “实验箱素材”文件夹里的内容对应本书的“附录B”。 -" Program code and circuit diagrams" folder includes the following two aspects: (1) examples of the various chapte
  3. 所属分类:SCM

    • 发布日期:2017-05-01
    • 文件大小:710457
    • 提供者:wangqiang
  1. daima

    0下载:
  2. 用VHDL语言设计一个8位加法器: 在八位加法器代码一中:加法器是由两个4位二进制加法器U1和U2组成的8位加法器逻辑电路,其中U1用来装载8位加法器中两个加数的低4位,而U2则用来装载高4位。在设计4位加法器时,定义输入信号量CIN、A、B以及输出信号量S、Cout。定义信号量SINT/AA/BB,将加数A和0并置后赋给AA,加数B和0并置后赋给BB,形成5位二进制数,这是为在做加法时发生溢出所做的处理,然后将加数AA与BB以及进位Cin相加赋给SINT,并将SINT的低4位赋给加数和S输
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2016-01-26
    • 文件大小:8994
    • 提供者:SAM
  1. 081126

    0下载:
  2. 基于单片机和D S 1 8 B 20的分布式多点温度检测系统的设计 用集成温度传感器,设计J,多点温度检测系统。其特点足电路设计新颖、测温精度高.实用性强。 关键词:温度检测;多点;集成温度传感器-This paper presents a multipoint temperature measurement system based on the IC temperature sensor.The hardware and software of the system are al
  3. 所属分类:SCM

    • 发布日期:2017-04-17
    • 文件大小:293724
    • 提供者:吕大
« 1 23 4 5 »
搜珍网 www.dssz.com