CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - frequency resolution

搜索资源列表

  1. 单片机频率计

    3下载:
  2. 此频率计是用单片机89C51和几块数字电路几个三极管,和一个微波集成电路构成。可测量频率最高为2G!分辨力为1HZ!电路中R16---R27电阻阻值为1K。这文件包里有两符制作成功后的图片! 二个SCH。一个PCB文件。一个PDF文件。和一个程序HEX文件。制作的时候只要按线路板接好元件,然后把程序HEX文件烧写到单片机内,就可以调试了,希望大家成功。其中高稳定振荡电路SCH文件是我新加上的。如果大家有条件用上这电路也不错。那样频率计将更稳定。频率计的PCB是我设计的。 设计得不太好,希望大家
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:1004.86kb
    • 提供者:耿铭慈
  1. dds_fpga

    0下载:
  2. DDS在现在运用月来越广泛,在相对带宽、频率转换时间、相位连续性、正交输出、高分辨力以及集成化等方面都远远超过了传统频率合成技术所能达到的水平,为系统提供了优于模拟信号源的性能。利用DDS技术可以很方便地实现多种信号。在FPGA上实现的DDS-DDS now to the use of more extensive relative bandwidth, frequency conversion time, phase continuity, quadrature output, high-re
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:175.86kb
    • 提供者:孙洪亮
  1. 2G

    0下载:
  2. 一个分辩率达1Hz的2G频率计, mcs51单片几设计-1Hz up to a resolution for the 2G frequency meter, several single-chip design mcs51
  3. 所属分类:微处理器(ARM/PowerPC等)

    • 发布日期:2008-10-13
    • 文件大小:21.04kb
    • 提供者:wlm
  1. multiratefliter

    0下载:
  2. 设模拟带通信号频率范围1KHz—1.1KHz,设计一个采样频率8KHz数字频谱分析系统,要求频率分辨率0.1Hz。若对信号直接用FFT进行频谱分析-simulation based communications, with the frequency range 1KHz - 1.1KHz. Design of an 8 KHz sampling frequency digital spectrum analysis system requirements frequency resolutio
  3. 所属分类:DSP编程

    • 发布日期:2008-10-13
    • 文件大小:69.37kb
    • 提供者:张全文
  1. yjlboxing

    0下载:
  2. 鉴于传统波形发生器的不足,采用数字合成技术构成任意波形发生器,此波形发生器可以产生任意波形的周期信号,能灵活控制信号的频率幅值,相位,并在很宽的范围内快速切换频率,具有高分辨输出,运用DDS技术构建频率信号源,可获得连续精确调整的信号频率,幅值相位控制方便,存储容量大;AWG占微机系统资源少,通用性好,具有较强的移植性和很高的性能价格比。 研究的内容是利用数字频率合成技术构成任意波形发生器,且通过RS232串行接口传到PC,供PC机管理。 -in traditional wavefor
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:734.58kb
    • 提供者:王启才
  1. 基于FPGA的直接数字合成器设计

    0下载:
  2. 1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到256Hz; 4、 通过RS232C通信,实现FPGA和PC机之间串行通信,从而实现用PC机改变频率控制字,实现对输出正弦波频率的控制。-a use
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:21.66kb
    • 提供者:竺玲玲
  1. 基于msp430f149的触摸手写程序

    1下载:
  2. 基于msp430f149的触摸手写程序,液晶屏为带触摸的TFT型,分辨率为240x320,由于晶振频率有限,所以效果一般。-Msp430f149 touch handwriting based program, with a touch LCD screen is a TFT type, a resolution of 240x320, since the crystal frequency is limited, so the general effect.
  3. 所属分类:其他嵌入式/单片机内容

    • 发布日期:2017-03-29
    • 文件大小:565.05kb
    • 提供者:
  1. PhaseNoise.rar

    0下载:
  2. 小数分频技术解决了锁相环频率合成器中的频率分辨率和转换时间的矛盾, 但是却引入了严重的相位噪声, 传统的相位补偿方法由于对Aö D 等数字器件的要求很高并具有滞后性实现难度较大。$2 调制器对噪声具有整形的功 能, 因而将多阶的$2 调制器用于小数分频合成器中可以很好地解决他的相位噪声的问题, 大大促进了小数分频技术的 发展和应用。文章最后给出了在GHz 量级上实现的这种新型小数分频合成器的应用电路, 并测得良好的相噪性能。,Fractional-N technology to s
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:279.79kb
    • 提供者:朱成发
  1. zoom-fft

    2下载:
  2. 一种计算信号频率的FFT算法,应用于STM32F4芯片。-A resolution frequency FFT algorithm applied to STM32F4 chip.
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2016-05-23
    • 文件大小:1kb
    • 提供者:风水斜阳
  1. DDS

    0下载:
  2. 用DE2开发板做的DDS程序,频率分辨率可以达到1Hz!-DE2 development board to do with the DDS process, the frequency resolution can be achieved 1Hz!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:1.01mb
    • 提供者:liukai
  1. FPGADDS

    0下载:
  2. 基于FPGA的DDS信号发生器的简单实现。DDS(直接数字合成)是近年来迅速发展起来的一种新的频率合成方法。这种方法简单可靠、控制方便,且具有很高的频率分辨率和转换速度,非常适合快速跳频通信的要求。 -FPGA-based signal generator DDS simple to achieve. DDS (direct digital synthesis) is a rapidly in recent years developed a new method of frequency sy
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-24
    • 文件大小:9.67kb
    • 提供者:洪利平
  1. Freq_meter_LCD

    0下载:
  2. A circuit to measure Frequency upto 655 KHz with a resolution of ~10 Hz. Uses 8051 controller with 16x2 LCD display as an O/P device. See http://sites.google.com/site/munish4u911ex/Home/8051projects-simulations/8051-freqcounter for hardware connectio
  3. 所属分类:Other Embeded program

    • 发布日期:2017-03-30
    • 文件大小:21.57kb
    • 提供者:munish
  1. dds32_1

    0下载:
  2. 频率合成器实例模块设计。频率分辨率为32位DDS的VHDL程序-Frequency synthesizer module design example. 32-bit DDS frequency resolution of the VHDL program
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:898byte
    • 提供者:hucy
  1. AN1050---A-Technique-to-Increase-the-Frequency-Re

    0下载:
  2. A Technique to Increase the Frequency Resolution of PICmicro MCU PWM Modules
  3. 所属分类:SCM

    • 发布日期:2017-03-28
    • 文件大小:365.84kb
    • 提供者:Vinh
  1. AD9954

    0下载:
  2. 设计背景:近年来现场可编程门阵列( FPGA) 技术得到了迅速的发展和广泛的应用, 其资源容量、工作频率以及集成度都得到了极大的提高, 使得利用FPGA 实现某些专用数字集成电路得到了大家的关注, 而基于FPGA 实现的直接数字频率合成器即DDS(Direct Digital Synthesizer)则更具其优点, 有着灵活的接口和控制方式、较短的转换时间、较宽的带宽、以及相位连续变化和频率分辨率较高等优点, 其也为设计者在此基础之上实现电路集成提供了另一种方法,同D/ A 转换器和低通滤波器(
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:73.67kb
    • 提供者:吴飞飞
  1. DDS_Controller

    0下载:
  2. DDS控制器,用Vc++编写的,调试通过,可设置频率分辨率1hz,频率大小可以自己设置-DDS controller, written with Vc++, debugging, can be set frequency. Resolution 1hz
  3. 所属分类:Other Embeded program

    • 发布日期:2017-05-10
    • 文件大小:2.41mb
    • 提供者:王钢
  1. xiandaixinhaochuli

    0下载:
  2. 现代频谱估计是非线性估计,在20世纪70年代后发展起来,具有较高的频率分辨率-Modern spectrum estimation is a nonlinear estimation, developed in the 1970s, has a higher frequency Resolution.
  3. 所属分类:DSP program

    • 发布日期:2017-05-29
    • 文件大小:10.8mb
    • 提供者:TIMZHAO
  1. qpskddc

    0下载:
  2. fpga实现dds和下变频。DDS 技术具有频率切换时间短,频率分辨率高,频率稳定度高,输出信号的频率和相位可以快速切换,输出相位可连续,并且在改变时能够保持相位的连续,很容易实现频率、相位和幅度的数字控制。它在相对带宽、频率转换时间、相位连续性、高分辨率以及集成化等一系列性能指标方面远远超过了传统频率合成技术。因此在现代电子系统及设备的频率源设计中,尤其在通信领域,直接数字频率合成器的应用越来越广泛。-fpga implementation dds and downconversion. DD
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-09
    • 文件大小:15.33mb
    • 提供者:lvhenan
  1. dds_again

    0下载:
  2. 基于FPGA的DDS。可以产生三种波形:正弦,方波,三角波。频率分辨率0.012Hz。频率从0至25MHz任意可调。-FPGA-based DDS. Can produce three waveforms: sine, square, triangle wave. Frequency resolution 0.012Hz. Frequency is adjustable from 0 to 25MHz.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-06
    • 文件大小:1.46mb
    • 提供者:王志瑞
  1. PLJ-XIANSHI

    0下载:
  2. 自制频率计,可以设置频率分辨率以及测频范围,基于altera FPGA-Homemade frequency meter, you can set the frequency resolution and frequency measuring range, based on altera FPGA
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-02
    • 文件大小:672.13kb
    • 提供者:盛斌
« 12 3 »
搜珍网 www.dssz.com