搜索资源列表
Dsp_c.rar
- dsp算法40例,包括fft、滤波器、谱运算等 1. 将模拟滤波器转变为数字滤波器。 2. 由得到幅频响应 。 3. 用Burg算法求AR模型的参数。 4. 由AR模型参数得到功率谱。 5. 用Levinson算法求解Yule-Walker方程以得到 阶AR模型的参数 。 6. 实现双线性Z变换。 7. 设计巴特沃斯模拟低通滤波器,求出转移函数 。 8. 设计切比雪夫I型模拟低通滤波器,求出转移函数 。 9. 直接由定义求 点复序列 的DFT 。 10.利用经典的Cooley
cfw1
- How to Use IRQ in SAMSUNG s 2440 platfrom.( WinCE 5.0),This function Demo when we get IRQ in ARM SAMSUNG s 2440 chip and pass this IRQ to our function.-How to Use IRQ in SAMSUNG' s 2440 platfrom. (WinCE 5.0), This function Demo when we get IRQ in
PS2_Keyboard_library
- 使用说明: 1、该头文件还处在更新中,已经可以从PS2键盘中提取所需的键盘扫描码,并能单独存储最后一次的通码和断码。 2、该头文件提供一个Scan_Key_Board_PS2()函数,该函数将PS2键盘的输出模拟成普通的 n*m 键盘扫描的输出模式,即当有键按下时,通过该函数将获得对应的键盘扫描码,当没有键按下时,将获得一个KEY_NULL的返回。 3、该头文件需要的硬件支持为: 一个下降沿触发的外中断,并将.h中的宏KEY_BOARD_PS2_INSERT_INT_I
E-lock
- E-lock project with AVR ATMEGA8 and Bascom language - get 3 password in EEPROM and then with input currect pass set relay
DDS-program
- DDS芯片中主要包括频率控制寄存器、高速相位累加器和正弦计算器三个部分(如Q2220)。频率控制寄存器可以串行或并行的方式装载并寄存用户输入的频率控制码;而相位累加器根据 dds 频率控制码在每个时钟周期内进行相位累加,得到一个相位值;正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。-The chips mainly includes DDS frequen
yuyinxinhaochuli
- 对一段语音信号进行加噪处理,然后用低通滤波、带通滤波、高通滤波对其进行处理,程序完美运行,但要注意音频文件的路径问题,否则运行会报错!-A voice signal plus noise, then low-pass filter, band pass filter, high pass filter processing, the program works perfect, but to pay attention to the audio path to the file, otherwi
FMC8FX_MB95F_xxx_DEMO
- 富士通8位MCU家族新8FX,8FX,8L系列,内部各个资源模块的,样例程序,有详细注解,完整工程,里面包括定时器、AD、FLASH、串口、LIN串口及EEPROM的实现等程序,通杀富士通8位MCU!让您快速上手富士通8位单片机!- Fujitsu 8-bit MCU family new 8FX, 8FX, 8L Series modules within the various resources, sample program, a detailed explanation, comp
DDS
- 基于fpga的DDS详细设计方案 verilog语言 正弦计算器则对该相位值计算数字化正弦波幅度(芯片一般通过查表得到)。DDS芯片输出的一般是数字化的正弦波,因此还需经过高速D/A转换器和低通滤波器才能得到一个可用的模拟频率信号。-Direct Digital Synthesizer base on fpga use verilog Sine calculator to calculate the value of the digital phase sine wave amplitu
AD9854_Template
- 本系统是基于零中频正交解调原理的简易频率特性测试仪,用于检测被测网络的幅频特性和相频特性。该系统主要包括DDS集成模块,RLC串联谐振电路,乘法器电路,低通滤波器,同相放大器和测量显示模块,其中RLC串联谐振电路作为被测网络。本系统以DDS 集成模块为核心,将其产生的正交扫频信号通过被测网络后,经乘法器得到高频信号;这两个信号经过低通滤波、同相放大后得到符合要求的I、Q直流分量;最后通过单片机进行ADC 采样、数据处理和液晶显示,得到被测网络的幅频特性和相频特性。本系统在算法上的创新之处
