搜索资源列表
FPGAvsdds
- 只是源代码,没有编译过的,建议使用Quartus
多功能高精度信号发生器的设计
- 摘要:直接数字频率合成(DDS)是七十年代初提出的一种新的频率合技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速地发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提出了一种全新的设计模式。本设计结合这两项技术,并利用单片机控制灵活的特点,开发了一种新的函数波形发生器。在实现过程中,本设计选用了Altera公司的EP1C6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了AT89C51单片机作为控制芯片。本
q_sys
- PCIe ip核。使用Quartus II 11.0,在Altera开发板4cgx15上验证通过。-PCIe ip core. Using the Quartus II 11.0, in the Altera development board 4cgx15 verify through.
16bit_display8bitLED
- Abstract七段显示器在DE2可当成Verilog的console,做为16进位的输出结果。Introduction使用环境:Quartus II 7.2 SP1 + DE2(Cyclone II EP2C35F627C6)简单的使用switch当成2进位输入,并用8位数的七段显示器显示16进位的结果。-Abstract Seven-Segment Display as Verilog to DE2 at the console, as 16 of the output binary. In
upload_code
- 每个代码见压缩包内文件名,分别为使用单片机控制AD9627的代码,已在硬件电路实现;基于FPGA的DDR SDRAM控制源代码,将文件夹内文件加入同一工程即可;以及三份FPGA内部学习资料。 C代码开发环境为KeilC,verilog代码开发环境为Quartus。 -See each code within the compressed package file name, respectively, for the use of the AD9627 single-chip contr
Quartus
- Quartus中fft ip core的使用.txt-Fft ip core in Quartus use. Txt
Quartus_II_sch_dev
- Quartus Ⅱ原理图输入法深入,难得的讲述Q II的原理图设计输入方法的文档!-Quartus Ⅱ schematic input depth, rare about Q II schematic design entry method of the document!
custom_sram_hw
- Quartus SOPC SRAM Component
sram_lcm
- 该代码是基于NIOSii软件在QUARTUS上上自制IP核并在DE2开发板实现图片的显示。-The code is based on NIOSii software QUARTUS made on the IP core and on the DE2 board to achieve the picture display.
CPUsheji
- 通过设计一个简化的计算机模型,培养利用有限状态机的概念设计复杂电路的思维,在设计过程中体会VHDL的RTL风格描述以及EDA工具Quartus的使用方法。同时了解CPU的控制原理与控制过程 通过动脑和动手解决数字逻辑设计中的实际问题,明确,巩固和灵活应用所学的理论知识,提高设计能力和实践操作技能。 -Through the design of a simplified computer models, to cultivate the concept of finite state ma
SPI_MCU_FPJA
- 单片机c8051f020与quartus ii 串行通信-The microcontroller c8051f020 communication with quartus ii
binary-to-BCD-code-converter
- 4位二进制到BCD码转换器 经验证没有错误 在quartus 9.0 的环境下运行 -The four binary to BCD code converter proven there are no errors in the running quartus 9.0 environment
Quartus
- QuartusII多路选择器,数字电路环境,大三EDA技术实验-Quartus,chosen conductos in matheathics field
2dpsk4
- vhdl实现2dpsk,软件是Quartus II 9.0 (32-Bit)-2dpsk VHDL
hand_reaction_game-master
- 一个用Assembly写的测试手反应的程序 锤子是用乐高玩具进行架设的 测试者如果收放在探测器的前端锤子就会下落 用的是Quartus program(This is a hand reaction game using assembly program hammer is made of lego and when users put hands in front of hammer the hammer falls using Quartus program)
cup实验指导书(1).docx
- cpu开发 单片机实现简单cpu的简单功能,使用quartus ii编程(cpu kaifa danpianji shixian jiandan cpu de jiandan gongneng shiyong quartus ii biancheng)
DYCARRY
- 该文件为Quartus工程,可以对多通道输出信号进行延迟补偿,以便每个通道输出延迟保持一致,补偿精度为100ps(The file is Quartus project, which can delay compensation for multi-channel output signals, so that the output delay of each channel is consistent and the compensation accuracy is 100ps.)