搜索资源列表
phasemeasure
- 本代码为一个相位控制器的源程序,可以实现移项,调幅,调频功能,该代码包含两个部分,一部分是由8051内核单片机构成的人机界面控制,令一部分是由fpga构成的相位数据处理,双方通过8位数据口线进行通信,通信协议为我自己所编写不具有通用性,该代码实现了8051与fpga的简单通信与协作,同时发挥了不同平台各自的优势,8051控制,fpga做算法
vb-uart
- 基于VB的串口通信界面,可以实现电脑与单片机、FPGA等串口通信设备相互通信-serial communications interface
ddstest
- 这是一个电子设计dds设计的项目,本设计居于FPGA的dds,该设计舍弃了单片机作为控制的思路,在fgga中嵌入NIOSII来作为控制,界面采用12864,但是菜单页面丰富,采用菜单结构编辑了多层次的界面,整个系统看上去很简洁,希望对搞电子设计的有帮忙,本人也是搞电子设计有一段时间。-dds which base on niosII and fpga
NIOSII_logic
- 我曾经参加过电子设计,所以传一些以前的作品,大家看一下。这是一个居于NIOS和FPGA的嵌入式逻辑分析仪中nios的所有程序,里面包含彩屏程序,sd卡读取程序,以及gui式的设计界面,这大大节省了资源,克服了传统单片机和FPGA的通信的问题。大家可以借鉴一下,个人感觉用嵌入式来设计会方便多了。-longic base on nios and fpga ,ucgui
frequency-meter-of-same-precision
- 本系统采用了以Altera芯片EPF10K10LC84-4和单片机仿真器伟福H51/S POD-H8X5X 为核心,同时辅有8位七段数码管和7219数码管驱动芯片。设计使用max+plus2,keil3和伟福开发环境,其中FPGA计数功能,FPGA与单片机的接口通信,单片机计算数据并驱动显示模块等功能。 系统实现了4hz~12Mhz频率的测量,并利用科学计数法显示。测量相对误差在0.005 以内,每个频段均显示6位有效数字。 本系统的特点在于高精度,显示界面科学友好。硬件部分VHD
