CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 失真

搜索资源列表

  1. DSPBuilderFIR.files

    0下载:
  2. 在信息信号处理过程中,如对信号的过滤、检测、预测等,都要使用滤波器,数字滤波器是数字信号处理(DSP,DigitalSignalProcessing)中使用最广泛的一种器件。常用的滤波器有无限长单位脉冲响应(ⅡR)滤波器和有限长单位脉冲响应(FIR)滤波器两种[1],其中,FIR滤波器能提供理想的线性相位响应,在整个频带上获得常数群时延从而得到零失真输出信号,同时它可以采用十分简单的算法实现,这两个优点使FIR滤波器成为明智的设计工程师的首选,在采用VHDL或VerilogHDL等硬件描述语言设
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:93.87kb
    • 提供者:yaoming
  1. WCDMA_DPD

    1下载:
  2. WCDMA数字直放站中数字预失真研究及其FPGA实现-WCDMA Digital Repeater digital pre-distortion and its FPGA implementation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-15
    • 文件大小:3.74mb
    • 提供者:mary
  1. FPGA_signal_general

    0下载:
  2. 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。 关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号-Abstract: Direct Digital Synthesis (DDS) technology, the basic principles are giv
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:99.66kb
    • 提供者:赵文
  1. ddszh

    0下载:
  2. 基于FPGA的DDS正弦信号发生器,信号失真小,频率稳定,可调-FPGA DDS shuzhi xinhao
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-16
    • 文件大小:321kb
    • 提供者:wzy
  1. DPD_LUT

    2下载:
  2. 一种基于LUT的预失真方法。其中的一部分,有参考价值。-one method of DPD based on LUT
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2.44mb
    • 提供者:智慧川
  1. predistortion

    0下载:
  2. WCDMA数字直放站中数字预失真研究的框架和其FPGA实现-Digital Repeater WCDMA digital pre-distortion of the framework and its FPGA implementation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-13
    • 文件大小:3.19mb
    • 提供者:张笑梅
  1. xiaomei2

    0下载:
  2. 功放线性化的基带数字预失真方案及其测量电路的实现-Power amplifier linearization with digital pre-distortion based program and its implementation of the measuring circuit
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:424.24kb
    • 提供者:张笑梅
  1. xiaomei3

    0下载:
  2. 介绍了无记忆高功率放大器的非线性特性和常见的各种线性化技术,重点研究了基带查找表法预失真技术,对其进行了FPGA实现-Introduces memoryless nonlinear characteristics of high power amplifier and the common variety of linearization techniques, focus on the base-band pre-distortion lookup table method, techniqu
  3. 所属分类:VHDL编程

    • 发布日期:2014-11-06
    • 文件大小:1.37mb
    • 提供者:张笑梅
  1. jjm

    0下载:
  2. 用Verilog实现的crc16编码器,可以实现任意长度帧的发送信息的crc无失真编码-Implemented with Verilog crc16 encoder can send frames of any length lossless coding of information crc
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:195.15kb
    • 提供者:陆翔
  1. zhengxuanbo

    0下载:
  2. 产生正弦波的vhdl代码,输出显示波形标准,没有明显的波形失真。-Vhdl code for sine wave generation, the output waveform standards, no significant waveform distortion.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-01
    • 文件大小:542kb
    • 提供者:yangxiao
  1. pc_cfr_test_v3_1c

    1下载:
  2. 一个关于降低现代通信系统中高峰均比信号的matlab算法,对于研究数字预失真基于FPGA实现的有一定作用!-A modern communication system on the lower than the peak signal matlab algorithm for FPGA-based study of digital pre-distortion to achieve a certain effect!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:3.25kb
    • 提供者:baomeng
  1. Digital

    0下载:
  2. 与数字预失真相关的论文,包括数字预失真理论与算法实现,宽带功率放大器非线性_行为模型与数字预失真系统研究,射频数字预失真器设计与实现,多阶调制自适应数字预失真算法的研究与改进,基于FPGA的射频功放数字预失真器设计,数字预失真短波功率放大器线性化研究,宽带通信系统中功率放大器的数字预失真技术研究,数字预失真参数提取技术及硬件实现,数字预失真技术在RoF系统中应用研究,WCDMA直放站系统中数字预失真技术的设计与实现,基于IMT_Advanced收发系统的数字预失真硬件平台设计-And digit
  3. 所属分类:VHDL编程

    • 发布日期:2018-04-18
    • 文件大小:47.5mb
    • 提供者:lyy
  1. sbq

    1下载:
  2. 基于fpga和传统示波器工作方式的vhdl程序,通过ad0809采样信号(可兼容tlc5510)再经由8位da转换输出,同时输出外触发锯齿波,建议使用感性小的示波器探头,否则锯齿波低频时会出现失真-Fpga-based and traditional ways of working oscilloscope vhdl procedures, through ad0809 sampling signal (compatible tlc5510) and then through eight da
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-05-18
    • 文件大小:5.95mb
    • 提供者:朱志超
  1. DPD_project

    0下载:
  2. 预失真算法中,包络解波部分的verilog代码,有部分错误-envelope calculation of DPD algorithm ,verilong HDL language
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-25
    • 文件大小:8.16mb
    • 提供者:速水隼
  1. DDS_sinwave

    0下载:
  2. 基于FPGA对DDS芯片的仿真。能产生10M以上正弦波。并且波形不失真。-Simulation of DDS chip based on FPGA. Can produce more than 10M sine wave. And the waveform is not distorted.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-29
    • 文件大小:20.51kb
    • 提供者:dalizi
  1. code

    0下载:
  2. 某数据传输系统,试图利用300-3400Hz的话音通 道进行载波传输,波形信道为加性高斯白噪声信道。 –采用线性传输,收发两端拟采用滚降系数0.5的根 号升余弦滤波,以解决采样点失真问题。 –以下仿真采用无记忆采样信道模型,其中受器件限 制,复基带采样点平均功率受限为1,复基带采样 点噪声功率为可调参量-A data transmission system, trying to use 300-3400Hz voice channel for carrier transmission, wave
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-30
    • 文件大小:9.51kb
    • 提供者:王先生
  1. degree_of_distortion

    1下载:
  2. 基于FPGA开发板和AD/DA板设计了一个数字化失真度测量仪(A digital distortion measuring instrument is designed based on FPGA development board and AD/DA board.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2020-10-11
    • 文件大小:41kb
    • 提供者:喑哑无言
  1. 数字预失真

    1下载:
  2. 采用VHDL编写的数字预失真模块,主要用于提高功放效率
  3. 所属分类:VHDL编程

搜珍网 www.dssz.com