CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 VHDL编程 搜索资源 - 指标

搜索资源列表

  1. primetime

    0下载:
  2. 这是VHDL语言编写的延时测试程序,用来测定CPLD的性能指标-This is the VHDL language delay the test procedure used to determine the performance CPLD
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:52474
    • 提供者:张国梁
  1. freq_dev

    0下载:
  2. 一个完整的信号测试程序,对信号的各项指标进行完整的测试,并分析
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:516161
    • 提供者:梁光辉
  1. FPGA_DE2_MUSIC

    0下载:
  2. 基于FPGA的乐曲硬件演奏模块设计,利用硬件描述语言设计符合技术指标的乐曲硬件发生模块,建立实验模型,通过电路仿真和下载硬件测试,在DE2 EDA实验平台上验证其功能-FPGA-based music performance modular design of hardware, using hardware descr iption language designed to meet specifications of the piece of hardware modules occurs,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-27
    • 文件大小:727795
    • 提供者:galingzi
  1. firfilter

    0下载:
  2. FIR滤波器:自定滤波器的类型(低通,高通或带通)、设计指标(通带截止频率、通带波纹、阻带截止频率、阻带衰减) 1、根据指标选择合适的窗函数,用窗口设计法设计符合指标的FIR滤波器;并验证其性能是否满足预定指标。 -FIR filters: Custom filter types (low pass, high pass or band-pass), design specifications (passband cutoff frequency, passband ripple, st
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:1721
    • 提供者:milijly
  1. COFDMFPGA

    1下载:
  2. TDD双向无线移动传输系统是在整合最新4G技术、LTE技术优势的基础上,自主研发设计的最新一代高速无线网络数据传输设备,能够在“高速运动中”、“非视距条件下”实现高速实时双向传输。TDD双向无线移动传输系统为满足多个移动远端与主控端之间的双向宽带多媒体和数据通信需求而设计,是运动中综合业务如语音、数据、高质量图像双向传输的最佳选择。传输性能指标达到国际领先,适合无线环境复杂、覆盖范围大、通信质量有保障的特定行业应用。-no
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-08
    • 文件大小:1912096
    • 提供者:刘金华
  1. led

    0下载:
  2. 此书是针对于初学者而写的一本教程,里面对 LED 的各方 面进行了详细的介绍,,让初学者能够在很短的时候了解 LED 相关各种参数指标,LED 驱动,LED 应用的注意事 项等等,此书已经帮助了很多初学者和销售员,对初学者 和销售员来说,是一本入门极好的秘籍。 -This book is written for beginners but a tutorial, which the various aspects of the LED described in detail, s
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-04
    • 文件大小:1324926
    • 提供者:lizhe
  1. xiaomei5

    0下载:
  2. 推导了EVM和ACPR指标的相互关系,得出了通过功放线性化改善ACPR使得系统EVM减小的结论-EVM and ACPR derived the relationship between indicators obtained through the linear amplifier allows the system to improve the ACPR decreases the conclusion EVM
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:473974
    • 提供者:张笑梅
  1. ViterbiFPGA

    0下载:
  2. 探讨了CDMA 数字移动通信中的差错控制问题, 研究用约束度K = 9 的卷积编码 和最大似然V iterbi 译码的差错控制方案. 在V iterbi 译码算法中, 提出了原位运算度量、保 存路径转移过程和循环存取幸存路径等方法, 能有效地减少存储量、降低功耗, 使得K = 9 的V iterbi 译码算法可在以单片XC4010 FPGA 为主的器件上实现, 其性能指标符合CD2 MA 数字移动通信IS 95 标准要求. 文中给出了实测的算法性能, 讨论了FPGA 具体实现
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:366845
    • 提供者:tsincons
  1. shuzi

    0下载:
  2. 为了从模拟滤波器出发设计IIR数字滤波器,必须先设计一个满足技术指标的模拟滤波器,亦即要把数字滤波器的指标转换成模拟滤波器的指标,因此必须先设计对应的模拟原型滤波器。-Starting from the design of analog filters to IIR digital filter, you must first design an analog filter to meet the technical indicators, which indicators should con
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:179228
    • 提供者:张阳
  1. shiboqi

    0下载:
  2. 本设计基于数字示波器原理,以高速转换器件、CPLD和单片机为核心,结合直接存储器存取(DMA)技术,设计制作完成了简易数字存储示波器。此数字示波器具有实时单、双踪显示和存储、连续回放显示功能。整个设计实现了数字存储示波器的所有功能指标。-The design is based on principles of digital oscilloscopes, high-speed conversion devices, CPLD and microcontroller as the core, co
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:162871
    • 提供者:李亚军
  1. texisystem

    0下载:
  2. 以单片机为中央控制器,设计一台出租车计价系统。系统中的直流电源由车载电源提供,电源电压为+9V~+24V。行驶里程传感器不需要设计,假设它具有汽车每行使1km提供1000个脉冲信号的特性。显示器可以采用LED数码管或LCD液晶显示模块。 应达到的技术指标: 1、 白天、晚上分别设置不同的里程单价,两位数码显示“X.X”,并用一键控制转换及 显示; 2、 两位数码显示车辆行使的里程数“XX”; 3、 营运起步价为5.00元,当小于3公里按起步价结算,当大于3公里时,按里程单价×
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-09
    • 文件大小:53907
    • 提供者:yangzhen
  1. texi

    0下载:
  2. 以单片机为中央控制器,设计一台出租车计价系统。系统中的直流电源由车载电源提供,电源电压为+9V~+24V。行驶里程传感器不需要设计,假设它具有汽车每行使1km提供1000个脉冲信号的特性。显示器可以采用LED数码管或LCD液晶显示模块。 应达到的技术指标: 1、 白天、晚上分别设置不同的里程单价,两位数码显示“X.X”,并用一键控制转换及 显示; 2、 两位数码显示车辆行使的里程数“XX”; 3、 营运起步价为5.00元,当小于3公里按起步价结算,当大于3公里时,按里程单价×
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:74896
    • 提供者:yangzhen
  1. texismoke

    0下载:
  2. 以单片机为中央控制器,设计一台出租车计价系统。系统中的直流电源由车载电源提供,电源电压为+9V~+24V。行驶里程传感器不需要设计,假设它具有汽车每行使1km提供1000个脉冲信号的特性。显示器可以采用LED数码管或LCD液晶显示模块。 应达到的技术指标: 1、 白天、晚上分别设置不同的里程单价,两位数码显示“X.X”,并用一键控制转换及 显示; 2、 两位数码显示车辆行使的里程数“XX”; 3、 营运起步价为5.00元,当小于3公里按起步价结算,当大于3公里时,按里程单价×
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:52676
    • 提供者:yangzhen
  1. All-DigitalQPSK-Demodulator

    0下载:
  2. Altem公司quartus II 8.1开发环境下,完成了中频全数字解调器的FPGA实现,并对数 字下变频、载波同步、位同步等解调器的核心模块设计进行了详细的分析和说明,给出 了实现框图和仿真波形。同时在本设计中应用了Altera公司的NiosII软核处理器技术, 用于载波的大频偏校正和解调器各个部分的监测和控制。最后给出了QPSK中频全数字 解调器关键性能指标的测试方法和测试结果,测试结果表明本设计达到了预期的性能指 标要求。-The Algorithm is con
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-16
    • 文件大小:4328174
    • 提供者:zhuimeng
  1. Design-exercise-M_sequence

    0下载:
  2. 通信系统电路设计练习: M序列编码/解码器的设计 作业的背景及训练目的 为了给通信专业的同学们提供一个设计实践的机会,在最短的时间段内掌握数字设计的动手能力,提高Verilog语言的使用能力,所以专门设计了这样一个难度适中的数字通信系统设计练习。本练习是根据工程实际问题提出的,但为了便于同学理解,对设计需求指标做了许多简化。希望同学们在设计范例和老师的指导下,一步一步地达到设计目标。期望同学们能在两至三周内,参考设计范例,独立完成自己的设计任务,在这一过程中学习用Verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:141630
    • 提供者:
  1. FPGA--AES-algorithm

    0下载:
  2. 本文介绍了AES 数据加密结构, 以及相关的有限域的知识及简单运算, 提出了一种用FPGA 高速实现AES 算法的方案, 该方 案设计的加密模块支持AES 标准的三种密钥长度: 128,192,256, 支持ECB, CBC, CTR 三种工作模式, 即支持feedback 和non- feedback 两种模式, 最后给出了本设计的性能指标-This article describes the AES data encryption structure, as well as the
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:240731
    • 提供者:李仁杰
  1. Solar-Heater

    0下载:
  2. 数字系统课程设计,基于VHDL的太阳能热水器智能控制系统,AD转换及接口部分需根据实际情况进行调整,代码内有标注。 功能: 可以即时获取水箱里的温度和水位; 可以通过控制系统,智能控制水箱里水的加热,以及保温; 当水箱水位很低时,可以智能加水,保证白天水箱的安全。 指标: 控制系统采用数码管以及二极管为显示界面。 其中数码管用于显示当前水箱温度、预设温度以及设置中的操作界面; 2个黄色二极管和8个绿色二极管用于显示当前水位以及加水状态;
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-12
    • 文件大小:406108
    • 提供者:Wang
  1. qpskddc

    0下载:
  2. fpga实现dds和下变频。DDS 技术具有频率切换时间短,频率分辨率高,频率稳定度高,输出信号的频率和相位可以快速切换,输出相位可连续,并且在改变时能够保持相位的连续,很容易实现频率、相位和幅度的数字控制。它在相对带宽、频率转换时间、相位连续性、高分辨率以及集成化等一系列性能指标方面远远超过了传统频率合成技术。因此在现代电子系统及设备的频率源设计中,尤其在通信领域,直接数字频率合成器的应用越来越广泛。-fpga implementation dds and downconversion. DD
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-09
    • 文件大小:16076397
    • 提供者:lvhenan
  1. ADC的核心指标(SINAD,ENOB等)

    0下载:
  2. ADC采样性能分析,核心指标等。及一些测试方法。(Analysis of ADC sampling performance)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-30
    • 文件大小:66560
    • 提供者:qeer
搜珍网 www.dssz.com