搜索资源列表
CPLD_DMA
- 这是一款USB接口ISP1582器件实现DMA传输的辅助电路的硬件设计源代码-This is a ISP1582 USB device DMA transmission of the auxiliary circuit hardware design source code
CPLDxiaoche
- 智能机器小车主要完成寻迹功能,由机械结构和控制单元两个部分组成。机械结构是一个由底盘、前后辅助轮、控制板支架、传感器支架、左右驱动轮、步进电机等组成。控制单元部分主要由主要包含传感器及其调理电路、步进电机及驱动电路、控制器三个部分。本设计的核心为控制器部分,采用Altera MAX7000S系列的EPM7064LC84-15作主控芯片。CPLD芯片的设计主要在MAX+plusⅡ10.0环境下利用VHDL语言编程实现。驱动步进电机电路主要利用ULN2803作为驱动芯片。 -intelligent
ISE_assistant_design_tool
- Xilinx-ISE辅助设计工具的中文使用说明,包括IP核生成器,布局布线器,FPGA底层编辑器,时序分析器,集成化逻辑分析工具,功率分析工具
pinlvji
- 本文十一个用VHDL频率计设计的方案描述,该设计阐明了设计的思路,步骤以及设计的最终代码,设计方案十分详细,是您学习的必备辅助!-In this paper, with 11 Cymometer VHDL design program descr iption, the design sets out design ideas, steps and design the ultimate code, the design is very detailed, it is essential tha
Xilinx
- Xilinx可编程逻辑器件的高级应用与设计技巧 全面介绍Xilinx的CoolRunnerII Spartan-3 Virtex-II VirtexII pro等器件的结构特性,以及ISE6及其辅助设计工具。 -Xilinx programmable logic devices and design techniques for advanced applications a comprehensive introduction to Xilinx s CoolRunnerII Sparta
watchdog
- 看门狗定时器Verilog源码;用于MCU的辅助模块,定时特定的时间来做硬件复位,是用于避免固件跑死的一个机制。-Watchdog verilog source.
simple_spi_latest[1].tar
- spi通信,主设备和辅助设备通过spi进行通信,文件中是spi的源代码-spicommunication master and slave is communication.spi is source code
8250
- 8250芯片功能的程序设计,适用于课程教学辅助以及个人爱好-8250 iner
pic8255
- 8255芯片功能的程序设计,可以用于课程的辅助教学,或者是个人爱好研究-8255
SystemC_for_SOC
- 为了辅助大家学习《SystemC片上系统设计》一书,方便大家阅读、理解、实践SystemC。大部分代码在Microsoft Visual Studio 6.0上编译通过,另有一些代码无法在个人电脑上使用,可以在工作站的Sun Solaris上编译通过。建议大家带着批评而不是崇拜的眼光来学习这些代码。 SystemC Core Language library 201是SystemC核心语言库,可以在个人电脑上运行。 SystemC MasterSlave Library201是Sys
AS2830
- 学习FPGA如何使用电源,电源变换包括IO/核/辅助电源-Learn how to use FPGA power, power conversion, including IO/Core/Auxiliary Power
booth
- 比较好的带符号数乘法的方法是布斯(Booth)算法。它采用相加和相减的操作计算补码数据的乘积。Booth算法对乘数从低位开始判断,根据两个数据位的情况决定进行加法、减法还是仅仅移位操作。判断的两个数据位为当前位及其右边的位(初始时需要增加一个辅助位0),移位操作是向右移动。-Signed multiplication better way to Booth (Booth) algorithm. It uses the sum and subtraction calculations comple
modelsim
- modelsim是在FPGA开发中很重要的时序仿真辅助工具,其中包含了对modelsim这个软件很详细的使用所用说明。使你非常简单的就学会了!-modelsim is a very important development in the FPGA timing simulation aids, which contains details of modelsim use of this software is used for instructions. Make you a very sim
EDA-vhdl
- EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。-EDA is an electronic design automation ( Electronic Design Automation ) abbreviation, in the nineteen sixties medium from computer
verilog-study
- 一个很好的介绍Verilog HDL语言的PPT ,做的很详细,很好的学习VHDL的辅助材料-Verilog HDL language to introduce a good PPT Do a very detailed, good learning VHDL auxiliary materials
VHDL-Circuit-design
- 本教程旨在VHDL语言编写程序提供基础性知识,辅助完成简单硬件程序设计 主要内容为:VHDL基本描述语句-This tutorial is designed VHDL language program to provide basic knowledge, secondary to complete a simple hardware programming The main contents are: the VHDL basic descr iption of the stateme
modelsim_image_processing
- 使用fpga开发图像处理时往往会遇到各种困难,调试周期比较长,尤其是输入输出接口。但我们想先研究算法,所以这里给出了一个工具,可以帮助我们实现这个功能。这个工具作为辅助工具,算法实现部分可以通过modelsim来完成-Image processing using fpga development often will encounter various difficulties, debug cycle is relatively long, especially input and outpu
IP_COE_Abs2Rel
- 编程辅助软件,将Xilinx ISE 14.x IP核含有的COE文件从绝对路径改成相对路径-Progrmming assisting software, Xilinx ISE 14.x IP core have COE file absolute path change into relative path
microblaze实例教程
- 一般而言,Xilinx Microblaze会被用来在系统中做一些控制类和简单接口的辅助性工作,比如运行IIC、SPI、UART之类的低速接口驱动,对FPGA逻辑功能模块初始化配置及做些辅助计算等等。类程序的代码量普遍不大,常常在十几KB到几时KB之间,因此对存储的需求通常也不是太高,使用FPGA内部RAM资源便已经够用(Generally speaking, Xilinx Microblaze will be used to do some auxiliary work of control
实验一多路选择器与CPU辅助模块设计
- 实验一多路选择器与CPU 模块设计 实验方法与答案(Solutions for computer experiment.)
