搜索资源列表
-
0下载:
按键输入模块(key):
--可编程延时发生器(数字同步机)的前端输入模块:0-9十个数字键按键输入模块原型
--前端模块:消抖
--对i0-i9十个输入端的两点要求:
--(1)输入端要保证一段时间的稳定高电平
--(2)不能同时按下两个或多于两个的键
--后级模块:1、编码;2、可变模计数器
--编码模块:8线-4线(0-8 BCD码)
--可变模计数器模块:以编码模块输出的32位BCD码为模值-button input module (key) : -- p
-
-
0下载:
基于VHDL的串行同步通信SPI设计
本设计是用Quartus作为开发环境,以DE2板为硬件平台实现的SPI同步串行通讯。设计过程方便。根据接收和发送两个主要部分实现了SPI的基本功能。此外,该设计还实现了波特率发生器,数码管显示的功能。用DE2板实现具有电路简洁,开发周期短的优点。充分利用了EDA设计的优点。开发过程用了VHDL硬件描述语言进行描述,从底层设计,分模块进行,充分提高了设计者的数字逻辑设计的概念。-VHDL-based SPI serial synchronous comm
-
-
0下载:
FPGA基础培训,包括:
FPGA基本架构
Xilinx工具流程
实验1:Xilinx工具流程演示
实验2:架构向导和PACE
实验3:全局时序约束
实验4:合成技术
实验5:CORE Generator系统
实验6:利用ChipScope-PRO-Basic FPGA Architecture
Xilinx Tool Flow
Lab 1: Xilinx Tool Flow Demo
Architecture Wizard and PACE
L
-
-
0下载:
两个程序,其一为节拍发生器,其二为同步计数器-Two programs, one to beat generator, and the second synchronous counter
-
-
0下载:
采用FPGA(现场可编程门序列)编写VHDL语言设计多路同步脉冲发生器,对信号进行分频处理,实现四路信号相位相差T/16和T/8的延迟相位输出,实现的四路脉冲与传统的脉冲同步器不同,它具有高集成度,高通用性,容易调整和高可靠性等特点。(Using FPGA (field programmable gate sequence) to write VHDL language to design multi-channel synchronous pulse generator, to divide
-