搜索资源列表
eaa4d929-89b2-468a-8923-f27c98a1ed84
- at89c51电子时钟电路 -at89c51 electronic clock circuit at89c51 electronic clock circuit
os
- 操作系统的作业,实现进程的调度。以时钟算法实现-Of the operating system operations, realization of the process of scheduling. A clock algorithm
k
- 基于51系列数字时钟 大家要多上传好的共享-VERY good
dalingxitong
- 本系统具有以下功能: 1)具有自动定时打铃控制功能“Auto”,打铃时间与桂林航天工业高等专科学校作息时间同步,铃声长度15秒; 2)具有手动打铃功能“shoudo*”,铃声长度可分为长铃“long”15秒、短铃“short”5秒和任意长短; 3)具有禁铃功能“ALARM Disabled”,此时自动打铃功能关闭; 4)具有日历、时钟功能,时钟显示范围为“00:00:00”到“23:59:59”;日历显示范围为“00/01/01”到“99/12/31”即2000年1月1日到209
shuzishizhong
- 数字时钟设计实现的功能 1. 可以显示十、分、秒,可以预置时间 2. 秒、分、时各位满十进一,秒、分满六十向前进一 3. 以六位LED数码管显示时、分、秒,时为24进制 -Digital clock features a design implementation. Can display 10, minutes, seconds, you can preset the time 2. Seconds, minutes, when you enter a full 10, sec
clock-serial
- *硬件连接:PTA-HD44780data,PTC0-RS,PTC1-RW,PTC2-E * *程序描述: 1.以串行中断方式接收从PC机发送来的时钟启 * * 动信号56H和时间值 * * v11:11:11:11表示11:11:11 * * 2.以定时中断方式实现实现1秒的定时 * * 3.以串行接受中断方式接受从PC机发送来的时 * * 钟停止信号57H并向PC方发送当前的时钟数据 * *使用模块: 定时模块、串行通信模块及LCD模块 * -* Hardwa
multiclock
- fpga 设计中多时钟方案fpga design, multi-clock program-fpga design, multi-clock program
desginacrossclockfield
- FPGA设计时,常遇到多个时钟一起工作的情况, 这时就要考虑时钟域的问题,以及不同时钟域间的通信.此文详细介绍了跨时钟设计的相关问题.-FPGA design, often encounter a number of clock to work together, when we must consider the clock domains, as well as communication between different clock domains. This article det
FIRlvboqi
- FIR 滤波器也称为有限冲击响应滤波器,它用当前和过去输入样值的加权和来形成它的输出, 如下所的前馈差分方程所描述的。 FIR 滤波器又称为移动均值滤波器, 因为任何时间点的输出均依赖于包含有最新的 M个输入样值的一个窗。由于它的响应只依赖于有限个输入, FIR 滤波器对一个离散事件冲激有一个有限长非零响应, 即一个 M阶 FIR 滤波器对一个冲激的响应在 M个时钟周期之后为零。 -FIR filter, also known as finite impulse response
FPGA_clock_design
- 无论是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上述四种时钟类型的任意组合。-fpga clock design.
SPWM
- 本文提出一种基于DSP 的SPWM 波形生成新方法—单元脉冲舍入法。 使用TMS320F2812产生SPWM波,时钟频率为150Mhz, ... 三相交流异步电动机SPWM开环调速控 ·步进马达姿态控制器。-This paper presents a DSP-based SPWM waveform to generate new methods- unit pulse rounding method. The use of TMS320F2812 generate SPWM waves, the
MicrocomputerPrincipleandInterfaceTechnology
- 利用汇编语言实现一个可以在显示器上显示时、分、秒的电子时钟,并能提供整点报时功能。-The use of assembly language to achieve a display in the display hours, minutes, seconds, the electronic clock, and can provide the whole point timekeeping function.
SPI-
- 模拟spi驱动flash SO:串行数据输出脚,在一个读操作的过程中,数据从SO脚移位输出。在时钟的下降沿时数据改变。 SI: 串行数据输入脚,所有的操作码、字节地址和数据从SI脚写入,在时钟的上升沿时数据被锁定。 SCK:串行时钟,控制总线上数据输入和输出的时序。 /CS :芯片使能信号,当其为高电平时,芯片不被选择,SO脚为高阻态,除非一个内部的写操作正在进行,否则芯片处于待机模式 当引脚为低电平时,芯片处于活动模式,在上电后,在任何操作之前需要CS引脚的一个从高
clock
- 模拟小时钟,可以显示时间。但没有打铃功能。抱歉-Analog clock that can display time. But did not play bell function. Sorry! !
TheRealizationofAdaptiveArithmeticCoderWithFPGA.ra
- 本文又用C语言实现了标准的自适应算术编码,拿它与用FPGA实现的改进后的自适应算术编码的仿真结果对比验证了这种改进后编码器编码的正确性。此种结构的编码效率很高,一个时钟编码一个数据比特,时钟频率可以达到50MHZ,占用的硬件资源大约有800个CLB(可配置逻辑模块)。-This thesis realizes the adaptive arithmetic coding which is not improved with C language,compare with the result o
CLOCK
- 这是一个动态运行的数字小时钟,标题处能显示日期时间,程序画面由动态的时针,分针,秒针组成,很好用哦!-This is a dymanic clock,it s useful and lovely!
DS1302DS18B20
- DS1302时钟+DS18B20+无线遥控应用程序-DS1302 clock+ DS18B20+ wireless remote control applications
ds1302dumiao
- 时钟芯片DS1302读秒C程序加仿真图,可以扩展读其他的数据-Countdown clock chip DS1302 processes in simulation Figure C
clock
- 这个是基于单片机AT89S52的C语言时钟程序,请大家多给点意见!-This is based on the C language AT89S52 MCU clock program, please give the points!
RTC
- RTC 实时时钟,主要用于实现长时间计时。模块包括可选8:1 分频器,一个定时器T14,及一个32 位RTC 计数器。本例程介绍RTC的DAVE配置以及KEIL的编程指导-RTC Real Time Clock, mainly used to achieve a long time. Module includes an optional 8:1 divider, a timer T14, and a 32-bit RTC counter. The routine introduction of