CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 文档资料 搜索资源 - fpga 50

搜索资源列表

  1. BasedonCPLDFPGAsuchasthefrequencyaccuracyofthedesi

    0下载:
  2. 基于CPLD/FPGA的可编程逻辑器件,借助单片机AT89C51;利用标准频率50~100MHz的周期信号实现系统计数的等精度测量技术。同时采用闸门测量技术完成脉宽,占空比的测量。-Based on CPLD/FPGA programmable logic devices, with single-chip microcomputer AT89C51 using a standard 50 ~ 100MHz frequency of the periodic signal, such as c
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:175.4kb
    • 提供者:何蓓
  1. LC

    0下载:
  2. 本系统是以FPGA(EP2C8Q240C8)为控制核心,由压控振荡器、PLL倍频器、高频功率放大器、遥控器及LCD显示模块组成的压控LC振荡器。能实现输出正弦波频率在15MHZ~35MHZ步进可调,其最小步进为5002HZ,频率稳定度为10-5。当输出信号的频率为30MHZ、峰峰值稳定在1V左右时,在+12V单电源工作的情况下,功率放大器能实现在50Ω纯阻性和50Ω+20pf容性负载上输出功率大于20mw。LCD显示模块能实时显示输出信号的峰峰值和频率,精度由于10 。-This system
  3. 所属分类:Project Design

    • 发布日期:2017-04-04
    • 文件大小:286.99kb
    • 提供者:tian
  1. fpga-draw

    0下载:
  2. 二维图形加速器设计与实现。采用Verilog HDL语言对各功能模块进行了设计,包括画线、画圆、画椭圆、多边形填充以及区域复制等,总结了一套将算法使用硬件描述语言实现的一般流程.这是本人花了50大洋买的,吐血奉献-Design and implementation of a two-dimensional graphics accelerator. Using Verilog HDL language of each functional module design, draw lines, d
  3. 所属分类:software engineering

    • 发布日期:2017-11-10
    • 文件大小:1.34mb
    • 提供者:王明新
  1. xapp882

    0下载:
  2. This application note describes the implementation of SERDES Framer Interface Level 5 (SFI-5) [Ref 1] in a Virtex-6 XC6VLX240T FPGA. SFI-5 is a standard defined by the Optical Internetworking Forum (OIF). The interface must operate bidirectionall
  3. 所属分类:Project Design

    • 发布日期:2017-05-03
    • 文件大小:1002.26kb
    • 提供者:ylt_9811115
  1. FPGA-System-Planner-hand-book

    1下载:
  2. FSP 工具是 cadence 公司为了 FPGA/PCB 协同设计而推出的一个解决方案工具包。它的主 要工作是由软件来自动生成、优化 FPGA 芯片的管脚分配,提高 FPGA/PCB 设计的工作效率和连 通性。FSP 完成两顷重要工作:一、可以自动生成 FPGA 芯片的原理图符号(symbol);二、自 动生成、优化和更改 FPGA 器件相关部分的原理图。一个复杂的 FPGA/PCB 的设计,能节约原理 图设计工作 50 -90 的时间,并能节约大量 PCB 设计阶段 FPGA
  3. 所属分类:Project Design

    • 发布日期:2017-06-10
    • 文件大小:16.49mb
    • 提供者:万泽洪
搜珍网 www.dssz.com