搜索资源列表
mt48lc1m16a1
- sdram - mt48lc1m16a1 modelsim仿真模型-sdram- mt48lc1m16a1 modelsim simulation model
hky
- this document descr ipt the implementation os cpu microprocessor on fpga with vhdl code style and simulation on with modelsim.
wdeg
- THIS document describe implementation of microprocessor on fpga with vhdl code stype and simulate it with modelsim software.
debounce
- vhdl code of debounce for fpga . you can open it with xilinx and test it with isim or modelsim, it s a good tutorial for writing your first vhdl code and test bench .
DDS
- 分频器,利用quartus软件或者modelsim软件对频率进行分频,也可在硬件上观察出对信号的分频-Frequency divider, quartus software or modelsim software is used to analyse the frequency divider, can also be used on hardware to detect the signal frequency division
1
- 编写本流程的目的是: 在于规范整个设计流程,实现开发的合理性、一致性、高效性。 形成风格良好和完整的文档。 实现在FPGA不同厂家之间以及从FPGA到ASIC的顺利移植。 便于新员工快速掌握本部门FPGA的设计流程。 由于目前所用到的FPGA器件以Altera的为主,所以下面的例子也以Altera为例,工具组合为 modelsim + LeonardoSpectrum/FPGACompilerII + Quartus,但原则和方法对于其他厂家和工具也是基本适用的。(The pu
基于FPGA的扩频模块设计
- 完整的扩频通信算法设计,包含各种设计文档,毕业论文,开题报告任务书,matlab和modelsim仿真程序,fpga程序,汉明码的fpga实现与应用
计算机组成原理课程设计
- 课程设计题目: 设计实现一个指令字长8位的简单CPU,该机有4条指令,寻址方式至少2种,至少2条双操作数指令 课程设计环境: Quartus II、ModelSim-Altera、FPGA开发板 课程设计内容: 设计实现一个指令字长8位的简单CPU,该机有4条指令,寻址方式至少2种,至少2条双操作数指令。所设计的系统能调试通过,进行仿真测试后在FPGA开发板上运行一段程序,通过检查程序结果的正确性来判断所设计计算机系统的正确性。 设计过程: 包含以下设