CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 全数字锁相环的仿真

搜索资源列表

  1. DPLL_Circuit

    0下载:
  2. 本文在说明全数字锁相环的基础上,提出了一种利用FPGA设计一阶全数字锁相环的方法,并 给出了关键部件的RTL可综合代码,并结合本设计的一些仿真波形详细描述了数字锁相环的工作过程,最后对一些有关的问题进行了讨论。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:287248
    • 提供者:wangyunshann
  1. Matlabquanshuzisuoxianghuanfangzhenmoxing

    0下载:
  2. 在总结前人提出的一些锁相环仿真模型的基础上,用Matlab语言构建了一种新的适用于全数字仿真模型。
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:243795
    • 提供者:
  1. Matlab_model

    1下载:
  2. 在MATLAB环境下,对全数字锁相环的仿真,分析锁相环的性能参数
  3. 所属分类:matlab例程

    • 发布日期:2008-10-13
    • 文件大小:243817
    • 提供者:梁大法
  1. 11112323

    1下载:
  2. 基于锁相环Top-down的建模方法在MATLAB环境下建立数字锁相环完整的仿真模型,并用SIMULINK对数字锁相环的仿真模型进行仿真。 -Top-down phase-locked loop based on the modeling method in MATLAB environment DPLL set up a complete simulation model, and use of digital phase-locked loop SIMULINK simulation mod
  3. 所属分类:matlab

    • 发布日期:2017-04-28
    • 文件大小:199078
    • 提供者:王利华
  1. pll_verilog

    0下载:
  2. 全数字锁相环的verilog源代码,仿真已通过 -All-Digital Phase-Locked Loop verilog source code, simulation has passed
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:1171
    • 提供者:isaac
  1. pll

    0下载:
  2. 摘要:叙述了全数字锁相环的工作原理,提出了应用VHDL 技术设计全数字锁相环的方法,并用复杂可编程逻辑器件CPLD 予以实现,给出了系统主要模块的设计过程和仿真结果。-Abstract: This paper describes the working principle of an all-digital phase-locked loop is proposed application VHDL technical design an all-digital phase-locked loo
  3. 所属分类:Other systems

    • 发布日期:2017-04-02
    • 文件大小:210721
    • 提供者:lilei
  1. DPLL

    0下载:
  2. 全数字锁相环的verilog设计,已通过仿真验证能迅速锁定相位-Digital phase loop lock design with verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:1286
    • 提供者:yangyanwen
  1. 255

    2下载:
  2. 全数字锁相环的Verilog源代码,经过仿真调试-All-digital PLL Verilog source code, through the simulation to debug
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:154214
    • 提供者:张文
  1. AD-PLL

    0下载:
  2. 基于VHDL的全数字锁相环的设计与实现,quartusII的仿真程序。-DPLL based on VHDL Design and Implementation, quartusII the simulation program.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:2235
    • 提供者:yzn8625
  1. The_shortwave_high-speed_QAM_signal_fast_without_j

    0下载:
  2. 一种短波高速QAM信号快速无抖动码元同步方案的设计,文章基于Gardner定时误差检测算法、预滤波和一阶过零检测锁相环理论,结合卡尔曼 滤波算法,设计了一种快速无抖动的短波高速QAM信号全数字解调码元同步方案,从理论上 推导了方案中各个参数的设置方法,并在不同的信道环境下测试算法的性能,仿真结果显示 该方案具有优良的性能。 -A short high-speed QAM signal symbol timing quickly without jitter in the desi
  3. 所属分类:Communication-Mobile

    • 发布日期:2017-03-29
    • 文件大小:191331
    • 提供者:longx
  1. bit-sychronization

    0下载:
  2. 全数字锁相环实现位同步,通过3个触发器实现码元的边沿提取。基带码采用M序列仿真。-DPLL to achieve bit synchronization, achieved through three trigger symbol of the edge extraction. Baseband codes using M-sequence simulation.
  3. 所属分类:Communication-Mobile

    • 发布日期:2017-04-08
    • 文件大小:569307
    • 提供者:林竹
  1. Matlab-about-pll

    1下载:
  2. 。在总结前人提出的一些锁相环仿真模型的基础上,用Matlab 语言构建了一种新的适用于全 数字锁相环的仿真模型 对全数字锁相环版图进行了SPICE 仿真,与该模型的仿真结果相验证。-. Built using Matlab language summary of some of the previously proposed phase-locked loop simulation model based on a simulation model of a new applicable t
  3. 所属分类:Software Testing

    • 发布日期:2017-12-03
    • 文件大小:258944
    • 提供者:dashu
  1. [emuch.net]PhaseLockedLoo

    4下载:
  2. 各种Pll的Simulink建模与仿真,包括线性模拟锁相环,全数字锁相环,带电荷泵的锁相环。建平鉴相器子系统建模-PLL simulation based on Matlab Simulink
  3. 所属分类:Communication

    • 发布日期:2017-04-30
    • 文件大小:397724
    • 提供者:liyanmei
  1. dpll

    0下载:
  2. 数字锁相环 dpll的 编译通过,使用verilog HDL语言对锁相环进行基于FPGA的全数字系统设计,以及对其性能进行分析和计算机仿真的具体方法-Digital phase-locked loop dpll compiler through the use of verilog HDL language on the phase-locked loop FPGA-based digital system design, as well as its performance analysis
  3. 所属分类:HardWare Design

    • 发布日期:2017-12-12
    • 文件大小:1326
    • 提供者:王铎皓
  1. verilog_PLL

    0下载:
  2. 全数字锁相环的verilog源代码,包括鉴相器,K变摸可逆计数器,加减脉冲器和N分频器。已经仿真实现。(All digital phase-locked loop Verilog source code, including phase discriminator, K variable touch reversible counter, add and subtract pulse and N frequency divider. Have been implemented by simula
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2017-12-21
    • 文件大小:11264
    • 提供者:小米1
搜珍网 www.dssz.com