CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 分布式算法 FIR

搜索资源列表

  1. FIRDATA

    0下载:
  2. FIR 数字滤波器分布式算法及其FPGA实现-FIR digital filter algorithms and FPGA
  3. 所属分类:STL

    • 发布日期:2008-10-13
    • 文件大小:31277
    • 提供者:ankerbb
  1. firfpga

    0下载:
  2. 在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘积-积结构相比,具有并行处理的高效性特点。详细研究了基于FPGA、采用分布式算法实现FIR数字滤波器的原理和方法,并通过Xilinx ISE在Modelsim下进行了仿真。 -FPGA using digital signal processing, distributed algorithm plays a key role with the traditional product-plot structure compa
  3. 所属分类:软件工程

    • 发布日期:2008-10-13
    • 文件大小:228801
    • 提供者:yaoming
  1. FIR_filter_DA_machine

    1下载:
  2. 用verilog 代码编写的179阶FIR数字滤波器,采用分布式算法实现-verilog code used to prepare the 179 band FIR digital filters, using Distributed Algorithms
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:950
    • 提供者:a
  1. fir

    0下载:
  2. 完成一个FIR数字滤波器的设计。要求: 1、 基于直接型和分布式两种算法。 2、 输入数据宽度为8位,输出数据宽度为16位。 3、 滤波器的阶数为16阶,抽头系数分别为h[0]=h[15]=0000,h[1]=h[14]=0065,h[2]=h[13]=018F,h[3]=h[12]=035A,h[4]=h[11]=0579,h[5]=h[10]=078E,h[6]=h[9]=0935,h[7]=h[8]=0A1F。
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:5131
    • 提供者:xl
  1. firfilter_da

    0下载:
  2. 分布式算法在实现乘加功能时,是通过将各输入数据的每一对应位产生的部分积预先进行相加形成相应的部分积,然后再对各个部分积累加形成最终结果的,而传统算法是等到所有乘积已经产生之后再来相加完成乘加运算的。与传统串行算法相比,分布式算法可极大地减少硬件电路的规模,提高电路的执行速度。 实现一个FIR滤波器,基于分布式算法 输入数据宽度:8位 输出数据宽度:16位 阶数:16阶 滤波器经转换后(右移16位)的特征参数为: h[0]=h[15]=0000 h[1]=h[14]=
  3. 所属分类:VHDL编程

    • 发布日期:2014-01-18
    • 文件大小:2044514
    • 提供者:Eric
  1. FIR

    0下载:
  2. FIR数字滤波器分布式算法的原理及FPGA实现
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:599437
    • 提供者:王杰
  1. 6tapFIR.rar

    0下载:
  2. 6阶FIR+verliog+分布式算法(DA),6 bands FIR+ Verliog+ Distributed Arithmetic (DA)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:2109
    • 提供者:zs
  1. Based-on-FPGA-of-FIR-filters

    0下载:
  2. 基于FPGA的高阶FIR滤波器的设计,数字滤波器,分布式算法,CSD编码-Based on FPGA order FIR filters
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-17
    • 文件大小:4720640
    • 提供者:李功福
  1. ourdev_573514

    0下载:
  2. 高通滤波器的verilog实现,对初学者设计FIR有好处,分布式算法-Verilog implementation of high-pass filter, FIR design is good for beginners, distributed algorithm
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:306143
    • 提供者:吴锦干
  1. fft_fir_filter_latest.tar

    0下载:
  2. 数字滤波器的源代码,已经仿真,FIR ,分布式算法,FPGA-digital filter multerRTL,FIR,DA,FPGA,shixian wancheng
  3. 所属分类:Other systems

    • 发布日期:2017-03-28
    • 文件大小:183849
    • 提供者:zhaoxia
  1. DA_fir

    0下载:
  2. 基于分布式算法的FIR滤波器设计及FPGA实现-Distributed algorithm based on FIR filter design and FPGA realization of
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-18
    • 文件大小:4721664
    • 提供者:玉玲
  1. 2

    0下载:
  2. 基于FPGA分布式算法的FIR滤波器的设计 基于FPGA分布式算法的FIR滤波器的设计-FPGA-based distributed algorithm of the FIR filter design distributed algorithm based on FPGA Design of FIR Filters
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2705709
    • 提供者:南才北往
  1. FIR

    0下载:
  2. 基于并行结构分布式算法的FIR滤波器设计-Distributed algorithm based on parallel structures FIR filter design
  3. 所属分类:Graph program

    • 发布日期:2017-04-05
    • 文件大小:232264
    • 提供者:cccl
  1. 103244864FIR_filter_DA_machine

    0下载:
  2. 简易fir滤波器,采用分布式算法实现,verilog-Simple fir filter using distributed algorithm, verilog
  3. 所属分类:Communication

    • 发布日期:2017-04-08
    • 文件大小:954
    • 提供者:wang
  1. 32fir

    0下载:
  2. 32阶滤波器分布式算法实现的主程序代码,用EP2c35f84c8寄存器速率可达243.55MHz-32-order FIR digital filters: 32 filters distributed algorithm order the main program code, register with EP2c35f84c8 rate up to 243.55MHz
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:2139
    • 提供者:guoguo
  1. FIR

    0下载:
  2. 本程序实现了FIR滤波器,使用了全并行的分布式DA算法,附有仿真波形。-FIR filter with DA
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:398977
    • 提供者:dingweihua
  1. DA-FIR-FPGA

    0下载:
  2. 详细介绍了分布式算法FIR的设计,对于用FPGA实现FIR的设计具有指导意义。来自华中科大。-Detailed design of a distributed algorithm FIR, FPGA implementation for the FIR design with a guide. From HUST.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-25
    • 文件大小:290897
    • 提供者:ye
  1. FPGA-AND-FIR

    0下载:
  2. 基于FPGA的FIR滤波器设计与仿真文讨式算法系统的基本原理采用分布式算法-FPGA-based FIR filter design and simulation-type algorithms of the text discuss the basic principles of a distributed algorithm
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:477706
    • 提供者:Jasen
  1. da_fir

    0下载:
  2. 基于verilog的分布式算法FIR滤波器 有两个文件 一个用来生成查找表-FIR filter using Distributed Algorithm.
  3. 所属分类:Other systems

    • 发布日期:2017-11-26
    • 文件大小:2162
    • 提供者:小关
  1. da_fir

    0下载:
  2. 基于FPGA分布式算法FIR滤波器verilog代码 (本人 小论文 代码,通过验证) ​ 本文提出一种新的FIR滤波器FPGA实现方法。讨论了分布式算法原理,并提出了基于分布式算法FIR滤波器的实现方法。通过改进型分布式算法结构减少硬件资源消耗,用流水线技术提高运算速度,采用分割查找表方法减小存储规模,并在Matlab和Modelsim仿真平台得到验证。​ 为了节省FPGA逻辑资源、提高系统速度,设计中引入了分布式算法实现有限脉冲响应滤波器(F
  3. 所属分类:Other systems

    • 发布日期:2017-11-13
    • 文件大小:5827
    • 提供者:石康
« 12 »
搜珍网 www.dssz.com