CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - System Generator D

搜索资源列表

  1. ztwd

    0下载:
  2. 电力系统在台稳定计算式电力系统不正常运行方式的一种计算。它的任务是已知电力系统某一正常运行状态和受到某种扰动,计算电力系统所有发电机能否同步运行 1运行说明: 请输入初始功率S0,形如a+bi 请输入无限大系统母线电压V0 请输入系统等值电抗矩阵B 矩阵B有以下元素组成的行矩阵 1正常运行时的系统直轴等值电抗Xd 2故障运行时的系统直轴等值电抗X d 3故障切除后的系统直轴等值电抗 请输入惯性时间常数Tj 请输入时段数N 请输入哪个时段发生故障Ni
  3. 所属分类:数学计算/工程计算

    • 发布日期:2008-10-13
    • 文件大小:1107
    • 提供者:魏鹏
  1. SCM_Data_Acquisition

    0下载:
  2. 这篇实验报告是关于单片机多路数据采集的,本实验由2大部分组成:1、为用EPOROM构成的心电信号发生器;2、为多路信号的微机采集与显示;第一部分实验主要研究可编程序存储器EPROM的非计算机应用。把存储在EPROM中的数字心电信号读出并通过D/A转换为模拟信号显示在示波器屏幕上。 第二部分实验的目的是研究一个数据采集系统,该系统利用ECD-51型单片机为中心,由D/A芯片等将各种低频信号以及由EPROM产生的模拟人体心电信号变换成离散的数字信号存入微机内存,以待进行数据处理和分析,然后再通过
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:75321
    • 提供者:蔡育瑜
  1. pingpufx

    0下载:
  2. 本设计以凌阳16位单片机SPCE061A为核心控制器件,配合Xilinx Virtex-II FPGA及Xilinx公司提供的硬件DSP高级设计工具System Generator,制作完成本数字式外差频谱分析仪。前端利用高性能A/D对被测信号进行采集,利用FPGA高速、并行的处理特点,在FPGA内部完成数字混频,数字滤波等DSP算法。
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:258459
    • 提供者:郑坤
  1. AD_generator

    0下载:
  2. 用MSP430 launch pad制作一个简易的方波信号发生器,要求: 使用MSP430的Timer_A产生方波信号,方波信号频率范围:1KHz~10KHz 方波信号的频率由外部电压控制,电压范围为0-2V,输入电压和输出频率呈线性关系; 外部电压信号由MSP430的片内A/D采集; 外部输入电压由电位器产生; 输出信号的频率误差<10Hz; 系统上电以后默认输出方波信号1kHz。 增加按键控制功能,当S2(P1.3)按下时,通过改变外部输入电压可控制方波信
  3. 所属分类:SCM

    • 发布日期:2017-04-01
    • 文件大小:25975
    • 提供者:hu
  1. equal-area-critirea

    0下载:
  2. E=input( enter the generator voltage: ) V=input( enter the infinite bus voltage: ) Gx=input( enter the reactance of generator: ) L1x=input( enter the line reactance: ) L2x=input( enter the line reactance: ) L3x=input( enter the line re
  3. 所属分类:matlab

    • 发布日期:2017-10-30
    • 文件大小:7672
    • 提供者:tkspandy
  1. clk

    0下载:
  2. 现代电子系统课程设计 基于DDS技术利用VHDL设计并制作一个数字式移相信号发生器。 (1)基本要求: a.频率范围:1Hz~4kHz,频率步进为1Hz,输出频率可预置。 b.A、B两路正弦信号输出,10位输出数据宽度 c.相位差范围为0~359°,步进为1.4°,相位差值可预置。 d.数字显示预置的频率(10进制)、相位差值。 (2)发挥部分 a.修改设计,增加幅度控制电路(如可以用一乘法器控制输出幅度)。 b.输出幅度峰峰值0.1~3.0V,步距0
  3. 所属分类:Windows Kernel

    • 发布日期:2017-03-28
    • 文件大小:174787
    • 提供者:耳边
  1. TKC7524jiekoudianluchengxu

    0下载:
  2. 根据TLC7524输出控制时序,利用接口电路图,通过改变输出数据,设计一个正弦波发生器。TLC7524是8位的D/A转换器,转换周期为 ,所以锯齿波型数据有256个点构成,每个点的数据长度为8位。.FPGA的系统时钟为 ,通过对其进行5分频处理,得到频率为 的正弦波-TLC7524 output under the control of timing, the use of interface circuit, by changing the output data, the design o
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-07
    • 文件大小:972
    • 提供者:离火
  1. DUC

    2下载:
  2. 基于软件无线电的SFF平台,采用Xilinx System Generator实现的数字上变频器-SFF platform based on software radio, using Xilinx System Generator to achieve digital upconverter
  3. 所属分类:其他小程序

    • 发布日期:2013-11-08
    • 文件大小:53243
    • 提供者:刘荣毅
  1. s1c33_uCos

    0下载:
  2. uCos在s1c33上的移植 S1C33 MCU EPSON最新的32位微处理器系列,专用于需要高级数据处理的便捷设备。 CPU性能 核心CPU 精工EPSON32位的RISC CPU,32位内部数据处理 33MHz 105条16位固定长度的指令 16个32位多用途的寄存器 在60MHZ操作下的最小指令执行时间为16.7ns 乘法、除法和MAC指令 内存 0~128K ROM 8K RAM 片内周边电路 晶振电路 32.769K~33MHz 定
  3. 所属分类:uCOS

    • 发布日期:2017-03-27
    • 文件大小:9964
    • 提供者:dupeng
  1. shuzi

    1下载:
  2. 设计一个采用数字电路实现,对时,分,秒.数字显示的计时装置,周期为24小时,显示满刻度为23时59分59秒,并具有校时功能和报时功能的数字电子钟。电路主要采用中规模集成电路.本系统的设计电路由脉冲逻辑电路模块、时钟脉冲模块、时钟译码显示电路模块、整电报时模块、校时模块等部分组成。采用电池作电源,采用低功耗的芯片及液晶显示器,发生器使用石英晶振、计数振荡器CD4060及双D触发器74LS74,计数器采用同步双十进制计数器74LS160,锁存译码器是74LS248,整电报时电路用74LS74,74L
  3. 所属分类:Document

    • 发布日期:2017-03-30
    • 文件大小:449314
    • 提供者:张龙
  1. 1

    0下载:
  2. 信号发生器是一种常用的信号源,广泛地应用于电子电路、自动控制系统和教学实验等领域。目前使用的信号发生器大部分是函数信号发生器,且特殊波形发生器的价格昂贵。所以本设计使用的是AT89c51单片机构成的发生器,可产生三角波、方波、正弦波等多种特殊波形和任意波形,波形的频率可用程序控制改变。在单片机上加外围器件距阵式键盘,通过键盘控制波形频率的增减以及波形的选择,并用了LCD显示频率大小。在单片机的输出端口接DAC0832进行D/A转换,再通过运放进行波形调整,最后输出波形接在示波器上显示。本设计具
  3. 所属分类:assembly language

    • 发布日期:2017-04-04
    • 文件大小:1594
    • 提供者:
  1. dfefe.doc

    0下载:
  2. 该高频正弦信号发生器基于直接数字频率合成(DDS)和数字锁相环技术(DPLL),以微控制器(MCU)和现场可编程逻辑门阵列(FPGA)为核心,辅以必要的外围电路设计而成。系统主要由正弦信号发生、红外遥控、高速模数(A/D)-数模(D/A)转换、信号调制和后级处理等模块组成。-The high-frequency sinusoidal signal generator based on Direct Digital Synthesis (DDS) and digital PLL (DPLL), a
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:244018
    • 提供者:henry
  1. Pe_SNR

    0下载:
  2. 本次仿真研究多幅度电平信号误码率与信噪比之间的关系,系统框图如上。假设考虑8幅度电平,则根据流程首先需要用一个随机数发生器产生在(0,1)间的均匀随机数,然后将(0,1)区间均匀划分为(0,0.125)、(0.125,0.25)、(0.25,0.375)、(0.375,0.5)、(0.5,0.625)、(0.625,0.75)、(0.75,0.875)、(0.875,1)这些子区间,并分别对应于一个3bit符号000、001、010、011、100、101、110、111,接着分别映射到-7d、
  3. 所属分类:Communication-Mobile

    • 发布日期:2017-03-27
    • 文件大小:1932
    • 提供者:ps
  1. eda

    0下载:
  2. EDA 正弦信号发生器:正弦信号发生器的结构有四部分组成,如图1所示。20MHZ经锁相环PLL20输出一路倍频的32MHZ片内时钟,16位计数器或分频器CNT6,6位计数器或地址发生器CN6,正弦波数据存储器data_rom。另外还需D/A0832(图中未画出)将数字信号转化为模拟信号。此设计中利用锁相环PLL20输入频率为20MHZ的时钟,输出一路分频的频率为32MHZ的片内时钟,与直接来自外部的时钟相比,这种片内时钟可以减少时钟延时和时钟变形,以减少片外干扰 还可以改善时钟的建立时间和保持时
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:33974
    • 提供者:王丽丽
  1. system-generator--BPSK

    0下载:
  2. 基于system generator 的BPSK 全数字通信机(原创论文+全部代码d-Based on the generator system. BPSK digital communication equipment (original papers+ code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-10
    • 文件大小:1364472
    • 提供者:罗生
  1. fynew

    0下载:
  2. 编制一个参数在线可调的波形发生程序,由D/A 输出,构成参数在线可调的波形发生器,并用示波器观察波形。 (1)函数波形可选f(t)=asin(bt),其中a、b参数在线可调(亦可自己选择,但要求至少2个参数可调且调节很明显); (2)参数调节采用如下两种方式之一:两个可调电位器输出通过A/D 转换后作为可调参数、参数通过实验系统上的键盘实时修改 -The preparation of an argument online adjustable waveform generation
  3. 所属分类:Windows Develop

    • 发布日期:2017-11-12
    • 文件大小:2085
    • 提供者:
  1. res

    2下载:
  2. Hybrid PV-wind generation shows higher availability as compared to PV or wind alone. For rural electrifications, researches are focused on hybrid power system which provides sustainable power. The variable voltage and frequency of the self ex
  3. 所属分类:matlab

    • 发布日期:2017-04-17
    • 文件大小:47905
    • 提供者:hareesh
  1. Wind_Turbine_Simulink

    0下载:
  2. This paper represents the modeling and simulation of 2 MW Direct Drive PMSG Wind energy conversion system (WECS). The modelling of wind turbine and PMSG is carried out in simulink to determine its parameter. WECS consists different components n
  3. 所属分类:Other systems

    • 发布日期:2017-05-28
    • 文件大小:11020699
    • 提供者:winding
  1. Sciencedirect_articles_16Oct2014_03-26-33.659

    0下载:
  2. DFIG system, including a wind turbine, a generator, power electronic converters and power system grid are modeled. All of the control algorithms and operation modes are simulated. The active power is always controlled at maximum output while th
  3. 所属分类:source in ebook

    • 发布日期:2017-04-11
    • 文件大小:659
    • 提供者:subh
  1. dwn_sampler

    0下载:
  2. Multirate digital signal processing system which includes sampling rate conversion. This technique is necessary for systems with different input and output sampling rates, as the proposed multirate device is downsampler FPGA implementation of
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:2327
    • 提供者:Mohan Reddy
« 12 »
搜珍网 www.dssz.com