CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - VCS SIMULATION

搜索资源列表

  1. PLI

    0下载:
  2. VCS下编译通过的PLI的实例,包括功能仿真,和可综合代码-VCS compiled under the pli example, including the functional simulation, and integrated code
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:4866
    • 提供者:陈正一
  1. vcs_simulation_mannual(Edition

    1下载:
  2. VCS-verilog compiled simulator是synopsys公司的产品.其仿真速度相当快,而且支持多种调用方式.该文档是一个不错的使用指南.,VCS-verilog compiled simulator is the Synopsys company s products. Its simulation at a fairly rapid pace, and support multiple call mode. This document is a good guide.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:178819
    • 提供者:morisun
  1. simulation-of-VCS(Ver_2)

    1下载:
  2. VCS仿真环境详解,VCS操作方法介绍,可以帮助初学者尽快掌握VCS的使用。-Detailed VCS simulation environment, VCS operation method introduced as soon as possible to help beginners master the use of VCS.
  3. 所属分类:Linux Network

    • 发布日期:2017-05-16
    • 文件大小:4279817
    • 提供者:闫诚诚
  1. vcs

    0下载:
  2. VCS学习文档,内容丰富,非常详细,看后就会使用VCS了-VCS Learning documents, content-rich, very detailed look at the VCS will be used after the
  3. 所属分类:source in ebook

    • 发布日期:2017-05-09
    • 文件大小:2243213
    • 提供者:hcq
  1. vcs-fang-zheng-2

    0下载:
  2. VCS-verilog compiled simulator是synopsys公司的产品.其仿真速度相当快,而且支持多种调用方式 使用的步骤和modelsim类似,都要先做编译,在调用仿真.-VCS-verilog compiled simulator is synopsys company' s products. The simulation very fast, and supports multiple call mode use similar steps and models
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:179311
    • 提供者:liyucai
  1. spi_verilog

    0下载:
  2. spi通信协议的设计参考,对于初学者可以以此为参考进行设计,代码可在仿真软件中验证(modelsim、VCS等)。-Spi communication protocol design reference for beginners can be used as a reference design, the code can be verified in the simulation software (modelsim, VCS, etc.).
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-05
    • 文件大小:7912
    • 提供者:bobby
  1. uart_model_verilog

    0下载:
  2. uart通信协议的设计参考,对于初学者可以以此为参考进行设计,代码可在仿真软件中验证(modelsim、VCS等)。-Uart communication protocol design reference for beginners can be used as a reference design, the code can be verified in the simulation software (modelsim, VCS, etc.).
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-05
    • 文件大小:9006
    • 提供者:bobby
  1. dma_bridge_verilog

    1下载:
  2. DMA控制模块的设计参考,对于初学者可以以此为参考进行设计,代码可在仿真软件中验证(modelsim、VCS等)。-DMA control module design reference, for beginners can be used as a reference design, the code can be verified in the simulation software (modelsim, VCS, etc.).
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-05
    • 文件大小:34286
    • 提供者:bobby
  1. usb_host_device_verilog

    0下载:
  2. USB-host-device控制模块的设计参考,对于初学者可以以此为参考进行设计,代码可在仿真软件中验证(modelsim、VCS等)。-USB-host-device control module design reference for beginners can be used as a reference design, the code can be verified in the simulation software (modelsim, VCS, etc.).
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-05
    • 文件大小:230953
    • 提供者:bobby
  1. vcsPdve

    1下载:
  2. IC仿真验证软件VCS + DVE的中文用户手册,内容详实,通俗易懂,比较适合刚接触IC验证的同学参考学习。-IC simulation software VCS+ DVE Chinese user manual, the content is detailed, easy to understand, more suitable for just contact with the IC certification of students to learn.
  3. 所属分类:software engineering

    • 发布日期:2017-07-31
    • 文件大小:6900736
    • 提供者:李菲
  1. 【SoCVista】Verification_with_VCS_Workshop

    1下载:
  2. vcs的仿真教程,非常详细管用,希望下载(VCs simulation tutorial, very detailed, useful)
  3. 所属分类:文章/文档

    • 发布日期:2018-01-01
    • 文件大小:118784
    • 提供者:SDUGNN
  1. verilog add4

    0下载:
  2. 分两部分,基于verilog的四位和八位加法器设计,用synopsys的VCS仿真工具进行功能仿真,掌握基本的makefile编写以及linux操作。(Divided into two parts, four and eight adder based on verilog design, function simulation with synopsys VCS simulation tools, master the basic makefile writing and Linux.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-20
    • 文件大小:512000
    • 提供者:yzzls
  1. fifo

    0下载:
  2. 基于verilog HDL的fifo设计与测试,包含设计与测试代码,以及简单的makefile编写。整个平台是基于linux操作,仿真平台是基于SYNOPSYS的vcs工具。(Based on verilog HDL fifo design and testing, including the design and test code, and simple makefile.The platform is based on Linux operating, the simulation pla
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-20
    • 文件大小:15360
    • 提供者:yzzls
搜珍网 www.dssz.com