CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - verilog stack

搜索资源列表

  1. verilogfifo

    0下载:
  2. verilog HDL实现先进先出栈,不含测试文件-verilog HDL achieve first-in first-out stack, non-test document
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1412
    • 提供者:zzm
  1. DDS_Power

    0下载:
  2. FPGA上的VERILOG语言编程。通过查找表实现直接数字频率合成。在主控部分通过键盘选择正弦波,方波,三角波,斜波,以及四种波形的任意两种的叠加,以及四种波形的叠加;通过控制频率控制字C的大小,以控制输出波形频率,实现1Hz的微调;通过地址变换实现波形相位256级可调;通过DAC0832使波形幅值256级可调;通过FPGA内部RAM实现波形存储回放;并实现了每秒100HZ扫频。-FPGA on the verilog language programming. Lookup table thr
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:16232
    • 提供者:田世坤
  1. CPU

    3下载:
  2. 使用verilog作为CPU设计语言实现单数据通路五级流水线的CPU。具有32个通用寄存器、一个程序计数器PC、一个标志寄存器FLAG,一个堆栈寄存器STACK。存储器寻址粒度为字节。数据存储以32位字对准。采用32位定长指令格式,采用Load/Store结构,ALU指令采用三地址格式。支持有符号和无符号整数加、减、乘、除运算,并支持浮点数加、减、乘、除四种运算,支持与、或、异或、非4种逻辑运算,支持逻辑左移、逻辑右移、算术右移、循环右移4种移位运算,支持Load/Store操作,支持地址/立即
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:43474
    • 提供者:haotianr
  1. b16

    0下载:
  2. 一个verilog实现的16位堆栈型处理器,实现了32条指令,fpga实现频率为26Mhz!-Verilog implementation of a 16-bit stack-based processor to realize the 32 instructions, fpga implementation frequency of 26Mhz!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:2469
    • 提供者:JOY
  1. Ballastic_Calculator

    0下载:
  2. Ballastic Calculator Interface designe for Army TANK (Xilinx Verilog, Schematics)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2699721
    • 提供者:Tomahawk
  1. Memory

    0下载:
  2. Example of a FIFO code in verilog language, to control a bus. With a memory stack and a testbench.
  3. 所属分类:Other systems

    • 发布日期:2017-03-30
    • 文件大小:847163
    • 提供者:Lokous
  1. Stack

    0下载:
  2. Implementation of 8 level deep stack in PIC1684fA using Verilog in structural mode
  3. 所属分类:Other systems

    • 发布日期:2017-03-23
    • 文件大小:17348
    • 提供者:ayood
  1. W5300_Driver_V1[1].1.1

    0下载:
  2. 硬件TCPIP协议栈芯片W5300的使用例子代码,该芯片内部通过硬件实现了TCPIP协议栈,可减少CPU运行协议栈的开销.-Hardware TCPIP protocol stack chips W5300 examples of the use of code, the chip hardware implementation of the internal adoption of the TCPIP protocol stack can reduce the CPU overhead of
  3. 所属分类:SCM

    • 发布日期:2017-04-02
    • 文件大小:35429
    • 提供者:hengdao
  1. AFDX-end-system-based-on-FPGA-virtual-Implementati

    0下载:
  2. 基于FPGA的AFDX端系统协议栈虚链路层的研究与实现AFDX end system based on FPGA-virtual link layer protocol stack Research and Implementation-AFDX end system based on FPGA-virtual link layer protocol stack Research and Implementation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-23
    • 文件大小:479908
    • 提供者:bala1234
  1. udp_ip_stack_latest.tar

    0下载:
  2. UDP-IP stack with verilog hdl language from opnecores.org
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-18
    • 文件大小:5029262
    • 提供者:asdtgg
  1. stack

    0下载:
  2. stack code for fpga..using verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:2513
    • 提供者:mushi2020
  1. sv

    0下载:
  2. stack and events in system verilog
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-25
    • 文件大小:1365
    • 提供者:Kiran
  1. Sdram_RD_FIFO

    0下载:
  2. 用SDRAM实现的读堆栈的verilog源代码-Read stack implemented SDRAM Verilog source code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-27
    • 文件大小:2106
    • 提供者:麦涛涛
  1. Sdram_WR_FIFO

    0下载:
  2. 用SDRAM实现的写堆栈操作的verilog源代码-SDRAM write stack operations Verilog source code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-20
    • 文件大小:2106
    • 提供者:麦涛涛
  1. flow_proc

    0下载:
  2. 流水线结构是在逻辑很复杂的情况下使用,通过分栈,把一个复杂的逻辑分成若干个比较简单的块实现,减少信号的逻辑级,提高频率。最形象的实例就是位宽较大的加法器。此程序就是verilog的实现 -In the pipeline structure is complex logic case, through the sub-stack, the complex logic into a plurality of blocks of a relatively simple implementation
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:229363
    • 提供者:jodyql
  1. LIFO

    0下载:
  2. LIFO,先进后出缓冲器(栈),verilog源代码,包括测试代码。-LIFO, last-out buffer (stack), verilog source code, including test code.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:2054
    • 提供者:项中元
  1. stack

    0下载:
  2. 根据堆栈逻辑结构,使用Verilog编写的一个堆栈,并通过仿真实现了功能-fist in last out
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-17
    • 文件大小:4507330
    • 提供者:舒占军
  1. udp_send1

    1下载:
  2. 基于FPGA的UDP硬件协议栈, 全部用SystemVerilog写的,不需CPU参与,包括独立的MAC模块。 支持外部phy的配置,支持GMII和RGMII模式。 以下是接口 input clk50, input rst_n, /////////////////////// //interface to user module input [7:0] wr_data, input wr_clk, input wr_en, output
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-30
    • 文件大小:53564
    • 提供者:qiubin
搜珍网 www.dssz.com