搜索资源列表
cstatic_digital_clock.zip
- 用图像资源拼出来的数字时钟,真漂亮!
jml023
- 本程序是用汇编语言实现数字时钟功能的.通过修改8259中断控制器的中断屏蔽寄存器(21H号端口) 打开时间中断, 实时中断, 键盘中断-this procedure is used assembly language digital clock function. By amending the 8259 interrupt controller interrupt masking registers (21H, port) to open the interruption time, real
jml05
- 数字时钟也是用汇编语言实现的,是上一个时钟程序的改版.它们在功能是一样的,大家可以仔细阅读加以比较,看看它们的异同.-Digital Clock is using assembly language to achieve, and it is a clock on the revised procedures. Their function is the same, you can read them carefully, look at the similarities and differe
数字锁相环设计源程序
- PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF-digital phase-locked loop PLL design source, in which Fi is the input freque
di_timer
- 应用C51单片机控制的数字时钟显示程序,显示模块采用了简单易行的数码管-application C51 microcontroller control of the digital clock display program shows that the modules use a simple digital control
SH205
- 单片机的数字时钟例程,定义运行状态,可以调整倒计时分,小时调整等.-SCM digital clock routines, the definition of operations, the countdown can be adjusted, such as the adjustment hour.
e_clock
- CHDL语言编写的数字时钟程序 具有时间显示,整点报时,零点报时,和时间可调-CHDL language digital time clock procedures, the whole point timekeeping, 0.2 timekeeping, and adjustable time
用汇编语言编写的数字钟原程序
- 此文件是用汇编语言编写的数字钟原程序,它包括时钟显示、整点报时和闹钟部分。-this document is a compilation of language digital clock original program, which includes clock, the whole point timer and alarm clock parts.
fpga时钟设计
- 无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操 作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将 导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可 分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上 述四种时钟类型的任意组合。-without the expense of discrete logic, programmable l
一个数字钟的例子1
- 这是一个电子时钟,显示时间,通过汇编程序来实现,调用BIOS-This is an electronic clock that shows the time, through compilation process to achieve, call BIOS
数字钟
- 报时小闹钟 本程序是一个用汇编编的精致的图形时钟,运行时双击clock图标即可, 钟表显示的时间为本机系统的时间。 按b键可扩大画面 ;按s键可缩小画面;按c键可改变颜色;按e键可听音乐; 按q键退出本程序. -timekeeping small alarm clock this procedure is a compilation series with exquisite graphics clock, double-click the clock running i
0141
- 一个数字时钟的程序 ※※※※※※※※※※※※※※※※※ ※资料提供:上海齐济电子有限公司※ ※联系电话:21-65630199 ※ ※※※※※※※※※※※※※※※※※ 16F877秒表源程序,带注解 该源程序已在实验板上调试通过,读者可直接引用,并可以利用软件编程的灵活性,加以拓展,实现更为复杂的功能。-a digital clock procedures *** *
muxplusii --vhdl 经典程序
- 用VHDL编写的数字时钟,可变宽度脉冲产生器-prepared using VHDL digital clock, Variable width pulse generator, etc.
1
- 设计一个表示分数的类Fraction。这个类用两个int类型的变量分别表示分子和分母。 这个类的构造函数是: Fraction(int a, int b) 构造一个a/b的分数。 这个类要提供以下的功能: double toDouble(); 将分数转换为double Fraction plus(Fraction r); 将自己的分数和r的分数相加,产生一个新的Fraction的对象。Fraction multiply(Fraction r); 将自己的分数
shuzhizhong (1)
- 数字时钟的FPGA设计,对学习FPGA有很大的帮助,希望大家能采纳(FPGA design of digital clock has great help for learning FPGA. I hope everyone can adopt it.)
单片机电子时钟设计
- 单片微型计算机简称单片机,又称为微控制器,是将CPU、RAM、ROM、定时/计数器、I/O接口电路集成到一块电路芯片上构成的微型计算机。本次设计的系统由单片机系统、数码管显示系统、键盘、蜂鸣器等组成,通过按键来控制单片机实现数字时钟的时、分、秒显示,12、24制转换,设定时间、闹钟等不同功能,并通过P0口的输出在LED上显示。该设计具有结构简单、使用方便等特点。(As the single chip computer, also known as micro controller, CPU, R
FPGA_实时时钟设计
- 通过配置DS1302芯片来实现实时时钟的监测,我们通过通过控制2个按键来选择我们要在数码管上显示的时间,按下按键1我们来显示周几,按下按键2来显示年月日,不按显示时分秒,这样显示复合我们的数字表的显示(By configuring DS1302 chip to monitor the real-time clock, we select the time that we want to display on the digital tube by controlling 2 keys. Pres
电子时钟
- 基于DE2-115的数字时钟 1.液晶显示,数码管显示 2.整点报时 3.闹钟 4.设置时间 5.设置闹钟(Digital clock based on DE2-115 1. LCD display, digital tube display 2. whole point 3. alarm clock 4. setting time 5. set the alarm clock)
Clock
- 本设计实现了一种基于FPGA的数字时钟设计,应用Verilog硬件描述语言进行数字电路设计,采用自顶向下的方法将电路系统逐层分解细化,设计数字时钟总体结构、各模块及相应具体电路。在Quartus II 9.0工具软件环境下编译、仿真。最后下载到FPGA实验平台进行测试。本数字时钟具有显示时间、通过按键校准时间、整点报时等功能。(This design realizes a digital clock design based on FPGA, uses the Verilog hardware
基于ST89C52的数字时钟
- 使用ds12c887时钟芯片 1602LCD液晶显示时分秒年月日 可设置闹钟