搜索资源列表
EDA-basedtechnologiessuchasprecisionmulti-function
- 在对三种测频方法进行分析的基础上,介绍了基于EDA技术的等精度测频原理。给出采用AT89C51实现控制并通过FPGA来设计多功能等精度数字频率计的具体方法。该频率计可以兼顾频率计对速度、资源和测频精度等各方面的优化需求。-Frequency of three methods of analysis based on EDA technology based on the principle of frequency measurement accuracy, etc.. AT89C51 give
67506256DDS
- 基于FPGA 的直接数字频率合成信号发生器(DDS)设计-FPGA-based direct digital synthesizer signal generator (DDS) design. Pdf
fequency
- 一款可用于数字频率计设计的IP核,使用该IP核科研构建基于SOPC技术的片上数字频率计,测频范围较宽。-A digital frequency meter using IP core
verilog
- 完整数字频率计_verilog代码 涉及原理设计实现-Digital Cymometer _verilog complete code relating to the realization of the principle of design, etc.
20c7560a-ea31-40b3-a2f3-0d371375b42f
- 完整的数字频率计程序(51)本程序可测最高频率也就为460khz-Complete procedures for digital frequency meter (51) This procedure will be measured for the highest frequency 460khz
AD9958
- 基于AD公司的AD9958高速直接数字频率合成芯片,适合于高精度标准、非标准信号源等场合。最高工作频率:500MHz.可以调频调幅,AM,FSK,ASK 双通道输出.-AD based on the company AD AD9958 high-speed direct digital frequency synthesizer chip, suitable for high-precision standards, and so on non-standard signal source.
fre
- 4位数字频率计控制,分为锁存、计数等几个模块-4 digital frequency meter control, is divided into latch, counting a number of modules, etc.
12
- 数字频率计的程序源码,供大家学习频率计,电压表的的参考,希望对大家有用-Digital frequency source of the procedures for them to learn the frequency, the voltage of the reference table, in the hope that useful
ddfsdemo
- 直接数字频率合成器(Direct Digital Frequency Synthesizer:DDFS)的VHDL程序,开发环境是QuartusII,系统时钟为50MHz,由PLL产生DDFS的工作时钟166.67MHz,地址位宽为24位,频率字为20,相位字为10,RAM用于存储查找表,其地址位宽为10,数据位宽为8。-Direct Digital Frequency Synthesizer ( DDFS) of the VHDL program, the development enviro
ddfs
- 直接数字频率合成器,整个工程文件都在,仿真也有,直接就能用。-Direct digital frequency synthesizer, the entire project file are in the simulation is also directly be able to use.
fre500000
- 等精度数字频率计的Verilog源码,从上到下的设计思路,分为6个模块。上过Altera公司的FPGA板。 供大家参考,希望大家不要照抄!-Such as precision digital frequency meter Verilog source code, from top to bottom of design ideas, divided into six modules. Been to Altera' s FPGA boards. For your reference, h
AD9910
- AD9910说明书。AD9910是一款内置14 bit DAC的直接数字频率合成器(DDS),支持高达1 GSPS的采样速率。AD9910采用高级DDS专利技术,在不牺牲性能的前提下可极大降低功耗。DDS/DAC组合构成数字可编程的高频模拟输出频率合成器,能够在高达400 MHz的频率下生成频率捷变正弦波形。-AD9910 manual. AD9910 is a built-in 14 bit DAC for direct digital frequency synthesizer (DDS),
dds
- 基于FPGA的直接数字频率合成器(DDS)的设计-FPGA-based direct digital frequency synthesizer (DDS) design of
design
- 介绍了DDS(直接数字频率合成)基本原理,提出以DDS芯片AD9850为核心、利用单片 机控制辅以必要的外围电路,构成一个输出波形稳定、精度较高的信号发生器。该信号发生器主要能 产生幅度和频率分别可调的正弦波、方波与三角波。实验结果表明,硬件电路结构简单,输出信号频 率稳定率优于10 - 3 ,幅值误差低于5 。 关键词: DDS 集成芯片 AD9850 信号发生-Describes the DDS (direct digital frequency synthesis) bas
D
- VHDL数字频率计(1)频率测量范围: 10 ~ 9999Hz 。 (2)输入电压幅度 >300mV 。 (3)输入信号波形:任意周期信号。 (4)显示位数: 4 位。 (5)电源: 220V 、 50Hz -vhdl
Study_on_Key_Technologies_of_n4-DQPSK_Modulation_a
- 本文首先研究可4一DQPsK调制解调系统中调制部分的基本原理和各个模块的设计方案,重点研究成形滤波器和直接数字频率合成器 (DireetoigitalFrequeneySynihesis,简称DDS),并针对各个关键模块算法进行matlab设计仿真,展示仿真结果。其次,研究调制解调系统解调部分的基本原理和各个模块的设计方案,重点研究差分解调,数字下变频和位同步算法,也针对其各个关键模块进行算法的Matlab设计仿真。然后用Matlab对整个系统进行理论仿真,得出结论。在此基础 上,采用超高速
51danpianji
- 基于51单片机的数字频率计,包含源程序,详细功能说明-Microcontroller based digital frequency meter 51, including source code, detailed functional descr iption
pinlvji
- 本论文设计一个基于单片机技术的数字频率计。首先,我们把待测信号经过放大整形;然后把信号送入单片机的定时计数器里进行计数,获得频率值;最后把测得的频率数值送入显示电路里进行显示。本文从频率计的原理出发,介绍了基于单片机的数字频率计的设计方案,选择了实现系统得各种电路元器件,并对硬件电路进行了仿真。-This thesis developed a single chip technology based on digital frequency meter. First, we tested the
STC12C2052
- STC12C2052实现数字频率计及其源代码-STC12C2052 digital frequency meter and its source code
my-test
- 简易数字频率计程序, LCD显示简易频率计 MCU: STC89C52 晶振:11.0592Mhz LCD显示频率,周期,脉宽 -Simple digital frequency meter program, LCD display simple frequency meter MCU: STC89C52 crystal: 11.0592Mhz LCD displays frequency, period, pulse width