CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 流水线

搜索资源列表

  1. scheduling

    1下载:
  2. 用蚁群算法解决无等待流水线的调度问题,对生产调度建模及求解有帮助.-solving scheduling problem with ANT Algorithm
  3. 所属分类:Project Manage

    • 发布日期:2017-03-25
    • 文件大小:270006
    • 提供者:John
  1. simple_3DES

    0下载:
  2. 精简3DES加解密算法实现,该3DES加解/密系统以精简硬件结构为目标,与传统的以吞吐率为目标的流水线模式3DES加/解密系统相比,具有消耗硬件资源小,性价比突出的优点。-reduced 3DES algorithm system based on FPGA
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2795069
    • 提供者:dinxj
  1. VHDLmipsPipeline

    0下载:
  2. 32 位MIP流水线CPU设计,5 stage,代码详细,包括ALU,存储器,寄存器等,是个很不错的CPU设计-32 MIP pipelined CPU design, 5 stage, the code in detail, including the ALU, memory, registers, etc. is a very good CPU design
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-03-29
    • 文件大小:561487
    • 提供者:suborong
  1. glibc-2.4.tar

    0下载:
  2. ARM编程详细资料,ARM7 和大多数较早的设计具备三阶段的流水线化(Pipeline):提取指令、解码,并执行-无
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-06-12
    • 文件大小:20460608
    • 提供者:chengying
  1. doublemult

    0下载:
  2. 设计了一个双精度浮点乘法器。该器件采用改进的BOO TH 算法产生部分积, 用阵列和 树的混合结构实现对部分积的相加, 同时, 还采用了快速的四舍五入算法, 以提高乘法器的性能。把 设计的乘法器分为4 级流水线, 用FPGA 进行了仿真验证, 结果正确 并对FPGA 实现的时序结果 进行了分析。-Designed a double-precision floating-point multiplier. The device uses an improved algorithm fo
  3. 所属分类:Project Design

    • 发布日期:2017-03-31
    • 文件大小:209490
    • 提供者:terry
  1. overall

    0下载:
  2. 简单的CPU编程,使用VC++,流水线-A simple CPU programming, using VC++, assembly line ~~~~~~~~~~
  3. 所属分类:Other systems

    • 发布日期:2017-04-08
    • 文件大小:769615
    • 提供者:yi
  1. net1

    0下载:
  2. 一个嵌入式系统通常需要通过串口与其主控系统进行全双工通讯,譬如一个流水线 控制系统需要不断的接受从主控系统发送来的查询和控制信息,并将执行结果或查 询结果发送回主控系统。本文介绍了一个简单的通过串口实现全双工通讯的Java类 库,该类库大大的简化了对串口进行操作的过程。-Embedded systems often need a serial port full-duplex communication with host systems, such as a pipeline co
  3. 所属分类:Java Develop

    • 发布日期:2017-04-17
    • 文件大小:11412
    • 提供者:宗关镇
  1. cf_fft_latest.tar

    0下载:
  2. 整个设计使用了流水线设计,运用了同步的使能和复位信号。这是一个4k点的fft。实部和虚部均为18bit,总共为36bit精度。-All designs are pipelined with a synchronous enable and reset. 18 bit precision, real and imaginary. Total is 36 bits.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-14
    • 文件大小:3125760
    • 提供者:赵恒
  1. post_norm_mul

    0下载:
  2. 符合IEEE754标准的32位浮点流水线乘法器 采用移位相加算法,-32-bit floating point pipeline multiplier on IEEE754 standard
  3. 所属分类:VHDL编程

    • 发布日期:2013-10-29
    • 文件大小:2705
    • 提供者:Thomas
  1. TheResearchoftherealtimesignalprocessingofSARbased

    0下载:
  2. 3.完成系统的FPGA程序开发与调试,主要包括FFT,IFFT,CMUL和转置 存储控制等模块,在此基础上,重点介绍了一种基于DDR SDRAM的行写行读高 效转置存储算法,在采用该算法进行转置存储操作时,读写两端的速度相匹配, 满足流水线操作要求,提高了整个系统的实时性。最后介绍了采用CORDIC算法 实现复图像求模运算的方法,分析了算法的硬件实现结构,并给出了基于FPGA 的实现方法及仿真结果。-he FPGA s development and debugging ar
  3. 所属分类:Project Design

    • 发布日期:2017-05-19
    • 文件大小:5156342
    • 提供者:mabeibei
  1. pipeline_ADC_PLL

    0下载:
  2. 该文档提出了一种应用于开关电容流水线模数转换器的CMoS预运放一锁存比较 器.该比较器采用UMC混合/射频0.18肛m 1P6M P衬底双阱CMOS工艺设计,工作电压为 1.8 V.该比较器的灵敏度为0.215 mV,最大失调电压为12 mV,差分输入动态范围为1.8 V,分辨率为8位,在40 M的工作频率下,功耗仅为24.4 ttW.基于0.18 gm工艺的仿真结 果验证了比较器设计的有效性.-A CMOS preamplifier-latch comparator used
  3. 所属分类:Other Embeded program

    • 发布日期:2017-03-27
    • 文件大小:361661
    • 提供者:赵恒
  1. dlx

    0下载:
  2. 一个简单的流水线cpu程序,具有加减乘除,移位等功能。-a simple stream
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:10062
    • 提供者:lushi
  1. mCordic

    0下载:
  2. 自己编写的cordic算法,用于坐标旋转,采用了流水线结构编写,值得看。
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:3286
    • 提供者:吴明钦
  1. Pulsemeasurement

    0下载:
  2. 用T0监视一生产流水线,每生产100个工件,发出一包装命令,包装成一箱,并记录其箱数。-T0 monitoring a production line with every production of 100 parts, issued an order packing, packing into a box, and record the box number.
  3. 所属分类:SCM

    • 发布日期:2017-04-25
    • 文件大小:121762
    • 提供者:luo
  1. PipelineCPU

    0下载:
  2. 用Verilog实现一个简单的流水线CPU,并运行一个Quicksort程序。这是Berkley,eecs系的计算机系统结构课程实验的实验三。-This file is written in Verilog to achieve a simple pipeline CPU, which can run a Quicksort program.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-28
    • 文件大小:28787
    • 提供者:Matgek
  1. simpleCPUdesign

    0下载:
  2. 本文档介绍了一个简单的单周期CPU,和流水线CPU的实现过程。 这是我们完成伯克利大学EECS系计算机系统结构课程的实验文档,实验信息见http://www-inst.eecs.berkeley.edu/~cs152/fa05/-This document describes a simple single-cycle CPU, and CPU pipeline implementation process. This is the complete Berkeley EECS Departme
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-08
    • 文件大小:453868
    • 提供者:Matgek
  1. quant_4x4

    0下载:
  2. x264标准下,4×4量化部分手动汇编语言改写,提供流水线安排-x264 Standard, 4 × 4 quantization part of manual assembly language to provide pipeline arrangements
  3. 所属分类:assembly language

    • 发布日期:2017-04-04
    • 文件大小:421960
    • 提供者:elaine
  1. pipelinesample

    0下载:
  2. 流水线求质数的简单例子 终结的策略是由最后的processor 去发出结束信号-a pipleline mip program calculating required number of prime numbers
  3. 所属分类:matlab

    • 发布日期:2017-04-05
    • 文件大小:1253
    • 提供者:zhidong
  1. paomadeng

    0下载:
  2. 跑马灯是一个C语言程序 主要实现LED灯流水线变化 主要由移位来实现- pao ma deng
  3. 所属分类:software engineering

    • 发布日期:2017-04-03
    • 文件大小:2721
    • 提供者:易代胜
  1. liushuixian

    0下载:
  2. 经典的流水线加工问题的仿真模型 在matlab命令窗口中输入yige(a,b,r,l) a表示工件的长,b表示工件的宽 r表示弯道半径 l表示两个工件之间的距离-as described above
  3. 所属分类:matlab

    • 发布日期:2017-03-28
    • 文件大小:1280
    • 提供者:pengzhimin
« 1 2 ... 6 7 8 9 10 1112 13 14 15 16 ... 31 »
搜珍网 www.dssz.com