搜索资源列表
sdram_control_burst
- 精简的sdram读写控制器例子,适用于数据采集系统,verilog,只支持burst方式的读写-streamlined read and write SDRAM controller example, applied to the data acquisition system, Verilog. only supports burst mode read and write
DDR_SDRAM_use_in_embedded
- 很多嵌入式系统,特别是应用于图像处理与高速数据采集等场合的嵌入式系统,都需要高速缓存大量的数据。DDR(Double Data Rate,双数据速率)SDRAM由于其速度快、容量大,而且价格便宜,因此能够很好地满足上述场合对大量数据缓存的需求。但DDR SDRAM的接口不能直接与现今的微处理器和DSP的存储器接口相连,需要在其间插入控制器实现微处理器或DSP对存储器的控制。-many embedded systems, especially for image processing and hi
vga.niosII.compent.v
- 在cyloneIIFPGA平台下设计完成测试通过的VGA控制器代码。显存留在系统的SDRAM中,用FIFO作为缓冲。-in cyloneIIFPGA platform design is completed tests through the VGA controller code. RAM in the system SDRAM, and use as a FIFO buffer.
designforvideobasedonSDRAM
- 在信息处理中,特别是实时视频图像处理中,通常都要对实现视频图像进行处理,而这首先必须设计大容量的存储器,同步动态随机存储器SDRAM虽然有价格低廉、容量大等优点,但因SDRAM的控制结构复杂,常用的方法是设计SDRAM通用控制器,这使得很多人不得不放弃使用SDRAM而使用价格昂贵的SRAM。为此,笔者在研究有关文献的基础上,根据具体情况提出一种独特的方法,实现了对SDRAM的控制,并通过利用FPGA控制数据存取的顺序来实现对数字视频图像的旋转,截取、平移等实时处理。
v4_ddr_sdram_controller
- 利用v4fpga实现sdram ddr控制器设计,很详细的,很实用的资料
DDRSDRAM
- 基于FPGA 实现DDR SDRAM的控制器
347
- SDRAM的控制器的VHDL语言编写代码
CA9260
- 带Java扩展的ARM926EJ-S内核, 2 x 8KB快取, MMU 2x4k Bytes SRAM, 32kBytes Boot ROM 210MHz, 230MIPs EBI –可支持SDRAM, NAND Flash (带ECC)和Compact Flash USB控制器和USB器件口, V2.0全速 Ethernet MAC - 10/100 图像传感器界面 (CMOS传感器界面) 1 SSC可支持I2S和TDM 2 SPI, MCI (SDCard和
sram
- sram操作vhdl源程序,内有sdram模型,控制器设计,及测试源程序-sram operating in vhdl \doc DDR SDRAM reference design documentation \model Contains the vhdl SDRAM model \route Contains the Quartus 2000.05 project files a routed controller design \simulation
DE2_D5M
- 在Quartus ii 10.0的环境下,实现了从D5M摄像头中读取Bayer数据并转化为RGB,通过SDRAM缓存,VGA控制器,输出到显示屏的Verilog代码-In Quartus ii 10.0 Read Bayer format from D5M camera and convert to RGB format, through SDRAM, output on VGA port.
sysDemo
- 为什么叫纯洁的:这里的工程文件使用三星原版代码提供的控制器代码实现了 串口输入输出、时钟——这是做系统必须要提供的基本代码。这里做一份保留。 sysDemo.rar是一份系统负担统计的演示工程,演示每秒钟Idle循环次数。 补充:所有的工程不进行存储器配置,默认板上SDRAM配置到0x0-Why is called pure: the project file to use here the original code provided by Samsung controller cod
VmodCAM_Ref_VGA_Split
- 双目视觉系统的FPGA实现;CMOS摄像头驱动,VGA图像显示;SDRAM控制器;调试成功;Diligient公司源码IP核-Binocular vision system on FPGA CMOS camera driver, VGA image display SDRAM controller
STM32F746-FMC
- 这stm32f746代码描述了如何配置访问SDRAM控制器的FMC 记忆的低功耗模式(模式的SDRAM自刷新)。-This STM32F746 code describes how to configure the FMC controller to access the SDRAM memory.and low power mode (SDRAM Self Refresh mode).
1cs_32m
- 一种SDRAM控制器 里面含说明文件非常有用-for SDRAM cutorl
sdram_ctrl1
- 基于VHDL语言,实现了sdram控制器,已经过验证可用-design for sdram control
sdr_ctrl_latest.tar
- SDRAM控制器设计源码,内含仿真代码,测试通过-SDRAM controller design source code, include simulation code, test by
verilog-SDRAM
- 用verilog语言写的SDRAM读写控制器的程序,经测试有效。-Written in verilog language SDRAM read and write controller procedures, the test is valid.
sdram_16bit_latest.tar
- 这个IP核是一个小型的,简单的SDRAM控制器,用于为16位SDRAM芯片提供32位流水线的二叉树接口。 当访问开放行时,读写可以流水线实现完整的SDRAM总线利用率,但是读写之间的切换需要几个周期。(This IP core is that of a small, simple SDRAM controller used to provide a 32-bit pipelined Wishbone interface to a 16-bit SDRAM chip. When acce
4NandFlash
- 控制器顶层,以及实现功能模块简单的snandflash_top_ctrler(Simple nand_flash_top_ctrler)
自己动手写CPU
- ? Code文件夹 提供了本书每一章涉及的OpenMIPS源代码、测试程序。 ? Tools文件夹 提供了GNU工具链的安装文件,以及一个小工具Bin2Mem.exe,该工具用来将二进制数文件转化为可以用于ModelSim仿真的格式。 ? Doc文件夹 提供了本书使用的一些IP核的说明手册,包括UART控制器、SDRAM控制器、GPIO模块等。还提供了FPGA开发平台DE2的说明手册。(Code folder Provides the OpenMIPS source code and