资源列表
4-answer
- HDL开发的四路抢答器,用按钮开关作为输入设备,在DE2-70开发板上实现。- 4 responser,developed by the QuartuesII software in DE2-70 board
vxworks5_5.zip
- Xilinx FPGA的PPC的VxWorks开发向导,Xilinx FPGA development of PPC
DE2_CCD_gray
- 运用mt9m111cmos图像传感器和DE2开发板采集和显示图像的verilog程序。
HyperTerminal
- 基于8051单片机的超级终端仿真 超级终端,其实就一个输入输出设备,搞ARM的,这个东西可能再熟悉不过了,XP下就自带了一个,在 程序->附件->通讯工具->超级终端,可以看到。 我们通常是用基于串口的超级终端,即通过串口实现输入输出,来与CPU交互,控制CPU的执行。 -Super-based terminal emulation 8051 HyperTerminal, in fact, on an input output devices, engage
Ds18B20-enchiridion-0415[1]
- 单片机温度传感器ds18b20。非常的好的程序单片机温度-verygood mcutemputure
Project_4
- mc9s12xs128的can总线通信,实现双机通信功能-Mc9s12xs128 of can bus communication, implement dual-machine communication function
coswave
- 主要是通过Altera公司的Cuclone系列的FPGA-EP1C3T144C8产生余弦波的源代码 基于LPM-ROM余弦波一周期含有256个10位数据;-Mainly through Altera s Cuclone series of FPGA-EP1C3T144C8 cosine wave generated source code based on the LPM-ROM cosine wave of one cycle containing 256 10-bit data
DONUTS
- Windows CE 5.0 DirectDraw 微软示例源代码 一个比较小巧俱全的游戏源代码
stm32timer
- LCD_BMP 是芯片STM32F103RBT6的一个例子 使用智林 Z32R 开发板演示如何在真彩液晶上显示位图。 例子: - 时钟配置: - XTAL = 12.00 MHz - SYSCLK = 72.00 MHz - HCLK = SYSCLK = 72.00 MHz - PCLK1 = HCLK/2 = 36.00 MHz - PCLK2 = HCLK = 72.00 MHz - ADCLK = PCLK2/6 = 12.00
Timer
- STM32的TIMER详细例程,能够使用的,下载完了要给点回复哦!
NIOS2-enbeded-SPI-controller
- FPGA设计中利用NIOS开发软核 此文件让您熟悉NIOS软件架构-Development of FPGA design using NIOS soft core NIOS this file so that you are familiar with the SPI controller integrated software
3717
- 初学者适用,跑马灯,适用于stm32f107-For beginners, marquees for stm32f107
