资源列表
DDS
- 利用FPGA的资源实现任意波形的产生,再若和单片机配合就能做成任意的波形发生器。-Use of FPGA resources for the realization of arbitrary waveform generation, again if and SCM can be made with the arbitrary waveform generator.
SINE_SIGNAL_generator_base_on_Single_Chip_Micyoco.
- 以SPCE061A单片机( Single Chip Micyoco)为核心,通过DDS合成技术设计制作了一个步进值能任意调节的多功能信号源。该信号源在1KHz~10MHz范围能输出稳定可调的正弦波,并具有AM、FM、ASK和PSK等调制功能。信号输出部分采用低损耗电流反馈型宽带运放作电压放大,很好地解决了带宽和带负载能力的要求。系统带中文显示和键盘控制功能,操作简便,实现效果良好。 内含 原程序,正弦信号发生器的pCB原理图,以及一些相关论文。-to SPCE061A (Single Ch
VGA_v
- 基于 FPGA 的VGA显示控制器设计(采用Verilog 语言) 控制VGA显示模块 VGA_HS,VGA_VS1,VGA_BLANK时序的发生器。包括测试程序 采用ALTERA Cyclone II系列芯片EP2C8Q208C8N芯片测试成功。-module VGA(CLK_50,RST_N,VGA_HS,VGA_VS1,VGA_BLANK, VGA_CLK,VGA_SYNC,VGA_R,VGA_G,VGA_B) input
uCOS-II-2.52-in-C51
- uCOS-II 2.52在51上的移植程序(大模式)-uCOS-II 2.52 in C51 transplant procedures
gbk
- gbk的偏移算法,带字库。 带汉字点阵的偏移很多,全角字符的都没有找到,这个我自己加了测试通过 16*16的点阵字库-the gbk the offset, with a character. Offset with a lot of character dot matrix, full-width characters are not found myself plus a test by 16* 16 dot matrix font
pipeline
- 用流水线构成的串行八位加法器,可以输出进位级联-With a line consisting of eight serial adder, can output binary cascade
lab4
- 6731上运行real time FIR filter的程序-6731 running on real time FIR filter process
fifo
- 这是一个基于FPGA的fifo程序,使用环境为Quartusruan软件,已经过实验,成功。-This is an FPGA-based fifo program, the use of the environment as Quartusruan software has been experimental, successful.
LPC2138_SPI
- LPC2138_spi总线实验,分主机模式跟从机模式。-LPC2138 spi bus program
STM32-144-huayngLED
- 采用STM32 的systicks及定时器实现多种花样的led灯控制程序已经通过测试-Systicks using the STM32 timer to achieve a variety of patterns and led lights control procedures have been tested
Tmyethernneth
- 这是基于UCOS II操作系统,LWIP协议栈的ARM以太网接口程序,处理器是AT91SAM7x256,对于于打算学习ARM以太网接口的朋友有一定帮助,可以参考此程序实现其他硬件平台上的以太网接口的开发。 已通过测试。 -This is based on UCOS II operating system protocol stack LWIP ARM Ethernet interface program, the processor is AT91SAM7x256 have some hel
maxII_verilog_i2c
- verilog语言在maxII系列芯片上实现iic功能
