资源列表
cpu_timer
- TI的例程,已经通过调试,可以直接用,或在这基础上进行开发。
control-close-circuit
- FPGA闭环控制电路积分分离式PID算法子程序,算法函数,中断函数
deinter
- deinterlace的核心verilog,
cntl_ddr3(xilinx)
- xilinx ddr3最新VHDL代码,通过调试
LCD
- AVR ATMAGE128L LCD 液晶屏显示程序122*64 点阵显示
pwm1s
- TMS320F2812DSP的PWM模块的程序,能控制直流电机
QEP_DAC_board
- TMS320F2812DSP与DAC7731的接口程序,DSP的QEP单元接收正交编码信号的程序
ADCspiFIFO_board
- TMS320F2812DSP与ADS8361的接口程序
ad1130
- TMS320F2812DSP片内AD的接口程序,保证能成功运行
mcbspSPIDACn5p5
- TMS320F2812DSP与DAC7731的接口程序,DA的输出电压从-10V依次递增到8.75V
lisaru
- 用VHDL语言编写的,利用FPGA模拟示双通道波器功能,两个通道各自输入正弦信号,合成“李萨如”图
clock
- 用Keil_C语言编写的单片机程序,实现用八段数码管作秒表功能,可以直接输入数字调整时间
