CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 源码下载 嵌入式/单片机编程 VHDL编程

资源列表

« 1 2 ... 82 83 84 85 86 8788 89 90 91 92 ... 4323 »
  1. xl2000user

    0下载:
  2. 学林电子-学林电子X2000版本,学习板的相关资料-Academia Electronics- Electronic X2000 version of Academia, learning the relevant information sheet
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-09
    • 文件大小:15.37mb
    • 提供者:wulc
  1. ddr3_mig8

    0下载:
  2. fpga实现ddr数据收发测试,完整的工程,下载解压后,即可正确运行,已多次验证无误(FPGA DDR data receive and receive test, complete engineering, download and unzip, can run correctly, has been verified many times)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-20
    • 文件大小:15.37mb
    • 提供者:大木瓜
  1. vga_nios2

    0下载:
  2. nios2 vga controller (unsing flash memory)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-09
    • 文件大小:15.37mb
    • 提供者:kimyeonwoo
  1. RGB_Gray_VGA_Display

    0下载:
  2. RGB_Gray_VGA_Display --------基于fpga的图像处理(RGB_Gray_VGA_Display - based on image processing FPGA)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-20
    • 文件大小:15.36mb
    • 提供者:布列塔尼
  1. or32-uclinux

    0下载:
  2. OR32arm内核,可进行modelsim仿真并运行UCLINUX操作系统-OR32arm kernel, can be modelsim simulation and run the operating system UCLINUX
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-09
    • 文件大小:15.36mb
    • 提供者:苏杭
  1. CycloneIII_EP3C40F780C8_40_RFID

    0下载:
  2. SOPC,CycloneIII系列芯片EP3C40F780C8,NIOS II IDE,RFID实验代码-SOPC,CycloneIII,EP3C40F780C8,NIOS II IDE, RFID code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-13
    • 文件大小:15.36mb
    • 提供者:leiyitan
  1. delay

    0下载:
  2. 对输入每一路数据进行配置不同时间的延时,在一个存储池内(delay every input channel)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-01-01
    • 文件大小:15.35mb
    • 提供者:壳壳
  1. FFT

    0下载:
  2. VERILOG CODE FOR FLOATING POINT 8 POINT FFT
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-09
    • 文件大小:15.34mb
    • 提供者:gsp
  1. 2012FPGA

    0下载:
  2. 这是本人在本科生期间做FPGA课设时的代码-FPGA my undergraduate during class-based code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-02
    • 文件大小:15.34mb
    • 提供者:夏杨红
  1. qpskddc

    0下载:
  2. fpga实现dds和下变频。DDS 技术具有频率切换时间短,频率分辨率高,频率稳定度高,输出信号的频率和相位可以快速切换,输出相位可连续,并且在改变时能够保持相位的连续,很容易实现频率、相位和幅度的数字控制。它在相对带宽、频率转换时间、相位连续性、高分辨率以及集成化等一系列性能指标方面远远超过了传统频率合成技术。因此在现代电子系统及设备的频率源设计中,尤其在通信领域,直接数字频率合成器的应用越来越广泛。-fpga implementation dds and downconversion. DD
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-09
    • 文件大小:15.33mb
    • 提供者:lvhenan
  1. cpu2

    1下载:
  2. 这是在vivado平台上编写的多功能流水线cpu的实现,是我们课程实验的大作业(This is the implementation of the multi-functional pipelined CPU written on the vivado platform. It's a big job for our course experiment.)
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-01-10
    • 文件大小:15.33mb
    • 提供者:剑姬2
  1. 3_FirFullSerial

    0下载:
  2. 基于Quartus II 13.0的FirFullSerial工程设计基本流程,内含详细doc文档-Based on Quartus II 13.0 FirFullSerial basic engineering design process, it contains a detailed doc document
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-13
    • 文件大小:15.31mb
    • 提供者:Keyonwho
« 1 2 ... 82 83 84 85 86 8788 89 90 91 92 ... 4323 »
搜珍网 www.dssz.com

浏览历史记录

关闭