文件名称:SIN
-
所属分类:
- 标签属性:
- 上传时间:2018-04-03
-
文件大小:2.54mb
-
已下载:0次
-
提 供 者:
-
相关连接:无下载说明:别用迅雷下载,失败请重下,重下不扣分!
介绍说明--下载内容来自于网络,使用问题请自行百度
基于fpga实现信号发生器,本设计采用方法为基于dds原理产生正线波信号输出。(DDS wave signal output line.)
相关搜索: 基于fpga的 信号发生器
(系统自动生成,下载前可以参看下载内容)
下载文件列表
| 文件名 | 大小 | 更新时间 |
|---|---|---|
| SIN\fuse.log | 1701 | 2018-04-03 |
| SIN\fuse.xmsgs | 367 | 2018-04-03 |
| SIN\fuseRelaunch.cmd | 252 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\blk_mem_gen_v7_3_readme.txt | 7721 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\doc\blk_mem_gen_v7_3_vinfo.html | 8311 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\doc\pg058-blk-mem-gen.pdf | 7207569 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\example_design\blk_mem_gen_v7_3_exdes.ucf | 2684 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\example_design\blk_mem_gen_v7_3_exdes.vhd | 4822 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\example_design\blk_mem_gen_v7_3_exdes.xdc | 2654 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\example_design\blk_mem_gen_v7_3_prod.vhd | 10398 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\doc | 0 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3\example_design | 0 | 2018-04-03 |
| SIN\ipcore_dir\blk_mem_gen_v7_3 | 0 | 2018-04-03 |
| SIN\ipcore_dir | 0 | 2018-04-03 |
| SIN | 0 | 2018-04-03 |
1999-2046 搜珍网 All Rights Reserved.
本站作为网络服务提供者,仅为网络服务对象提供信息存储空间,仅对用户上载内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。
