CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - 多周期CPU

搜索资源列表

  1. MCU_Emulator

    0下载:
  2. 本文主要介绍了一个通用多目标的单片机/嵌入式系统模拟软件的研究与开发过程,该软件可以以较高的精度(时序上可精确到机器周期,信号上可精确到引脚)模拟各种类型的嵌入式硬件(包括MCU、CPU以及各种外设),从而在通用计算机系统(比如PC)上精确地模拟出一个嵌入式系统环境,嵌入式操作系统和应用软件可以不加修改地在这个环境中运行和调试,并可得到和在真实硬件上完全相同的结果。
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2008-10-13
    • 文件大小:371011
    • 提供者:张黄敢
  1. muti_final

    0下载:
  2. 多时钟周期cpu简单实现,计算机组成实验8-multi circle cpu implement,org of computer lab8
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:3013828
    • 提供者:chen
  1. microCtrl

    0下载:
  2. 多时钟周期cpu在微指令下的实现,计算机组成实验-multi circle cpu in micro instrutions . org of computer lab 11
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-06
    • 文件大小:175428
    • 提供者:chen
  1. singlePcyclePMIPS2

    0下载:
  2. 多周期MIPS实现的CPU设计方案,包括源码-MIPS multi-cycle
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-11
    • 文件大小:2943748
    • 提供者:xingjianan
  1. mulitcpu

    0下载:
  2. 用verilog HDL语言或者VHDL语言来编写,实现多时钟周期CPU的设计。能够完成以下二十二条指定(均不考虑虚拟地址和Cache,并且默认为小端方式): add rd, rs, rt addu rd, rs, rt addi rt, rs, imm addiu rt, rs, imm sub rd, rs, rt subu rd, rs, rt nor rd, rs, rt xori rt, rs, imm clo clz slt rd, rs,
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-26
    • 文件大小:8876750
    • 提供者:徐帆
  1. cycle_code

    0下载:
  2. verilog实现了MIPS多周期(5周期)的CPU-verilog MIPS 5 cylce
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:15852
    • 提供者:王博千
  1. LC2K

    0下载:
  2. Litter computer的VHDL实现,是一个多时钟周期CPU的设计实现。-It is a design of CPU of "little computer" in VHDL.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-07
    • 文件大小:6118
    • 提供者:张治国
  1. mipsfiles

    0下载:
  2. 多周期的cpu 中alu模块设计 打算打打msn代码三年大开杀戒-cpu alu
  3. 所属分类:software engineering

    • 发布日期:2017-11-07
    • 文件大小:1161866
    • 提供者:马克
  1. computer-composition

    0下载:
  2. Verilog在FPGA上实现多周期流水线带forwarding和hazard检测(如果你是学弟,为你着想,请不要直接copy)-Verilog on FPGA implementing a multi-cycled CPU with forwarding and hazard test
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-06-11
    • 文件大小:18790400
    • 提供者:polarskLEe
  1. CPU1

    0下载:
  2. 一个简单的多周期的基于MIPS的CPU设计-cpu VHDL
  3. 所属分类:Other systems

    • 发布日期:2017-05-02
    • 文件大小:719626
    • 提供者:碧水清荷
  1. project-1

    0下载:
  2. 计算机体系结构大作业请思考如何用C语言描述一个计算机系统?  结构:CPU、Cache、主存、基本MIPS指令集  行为:多周期CPU,机器周期如图1.2所示 -Computer architecture project, please think about how to use C language to describe a computer system?  structure: the CPU, Cache, main m
  3. 所属分类:Windows Kernel

    • 发布日期:2017-05-04
    • 文件大小:25390
    • 提供者:贾巽
  1. project-2

    1下载:
  2. 计算机体系结构大作业请思考如何用C语言描述一个计算机系统?  结构:CPU、Cache、主存、基本MIPS指令集  行为:多周期CPU,机器周期如图1.2所示-Computer architecture project, please think about how to use C language to describe a computer system?  structure: the CPU, Cache, main memo
  3. 所属分类:Windows Kernel

    • 发布日期:2017-05-04
    • 文件大小:18038
    • 提供者:贾巽
  1. project-3

    1下载:
  2. 计算机体系结构大作业请思考如何用C语言描述一个计算机系统?  结构:CPU、Cache、主存、基本MIPS指令集  行为:多周期CPU,机器周期如图1.2所示-Computer architecture project, please think about how to use C language to describe a computer system?  structure: the CPU, Cache, main memo
  3. 所属分类:Windows Kernel

    • 发布日期:2017-05-04
    • 文件大小:32286
    • 提供者:贾巽
  1. project-4

    0下载:
  2. 计算机体系结构大作业请思考如何用C语言描述一个计算机系统?  结构:CPU、Cache、主存、基本MIPS指令集  行为:多周期CPU,机器周期如图1.2所示-Computer architecture project, please think about how to use C language to describe a computer system?  structure: the CPU, Cache, main memo
  3. 所属分类:Windows Kernel

    • 发布日期:2017-05-04
    • 文件大小:53554
    • 提供者:贾巽
  1. project-5

    1下载:
  2. 计算机体系结构大作业请思考如何用C语言描述一个计算机系统?  结构:CPU、Cache、主存、基本MIPS指令集  行为:多周期CPU,机器周期如图1.2所示-Computer architecture project, please think about how to use C language to describe a computer system?  structure: the CPU, Cache, main memo
  3. 所属分类:Windows Kernel

    • 发布日期:2017-05-22
    • 文件大小:6476277
    • 提供者:贾巽
  1. OExp11-OwnMCPU

    1下载:
  2. 浙江大学计算机组成实验课工程代码,多周期CPU设计控制器实现。-Multi-cycle CPU design of the controller.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-24
    • 文件大小:7517206
    • 提供者:林恣
  1. m_cycle_mips

    0下载:
  2. verilog设计的5状态多周期mips -multiple cycle mips CPU design of Verilog
  3. 所属分类:MPI

    • 发布日期:2017-05-29
    • 文件大小:11388994
    • 提供者:高杨
  1. ECOP

    0下载:
  2. 关于verilog语言的多周期cpu实现的方式(Multi cycle CPU implementation)
  3. 所属分类:其他

    • 发布日期:2017-12-27
    • 文件大小:637952
    • 提供者:changes
  1. new

    0下载:
  2. 1、PC和寄存器组使用时钟触发。 2、指令存储器和数据存储器存储单元宽度一律使用8位,即一个字节的存储单位。 3、控制器部分可以考虑用控制信号真值表方法(有共性部分)与用case语句方法逐个产生各指令其它控制信号相配合,注意:信号必须与状态配合。。当然,还可以用其它方法,自己考虑。 4、试用的汇编程序,而且必须包含所要求的所有指令。Slt、sltu指令必须检查两种情况:“小于”和“大于等于”;beq、bne指令必须检查两种情况:“等”和“不等”。这段汇编程序必须尽量优化,同时,给出每条指令
  3. 所属分类:其他

    • 发布日期:2017-12-31
    • 文件大小:6144
    • 提供者:Animal
  1. Final_final_test

    1下载:
  2. 五级流水CPU设计 流水线是数字系统中一种提高系统稳定性和工作速度的方法,广泛应用于高档CPU的架构中。根据MIPS处理器的特点,将整体的处理过程分为取指令(IF)、指令译码(ID)、执行(EX)、存储器访问(MEM)和寄存器会写(WB)五级,对应多周期的五个处理阶段。一个指令的执行需要5个时钟周期,每个时钟周期的上升沿来临时,此指令所代表的一系列数据和控制信息将转移到下一级处理。(Five level flow CPU design)
  3. 所属分类:其他

« 1 2 34 »
搜珍网 www.dssz.com