搜索资源列表
MCU_Emulator
- 本文主要介绍了一个通用多目标的单片机/嵌入式系统模拟软件的研究与开发过程,该软件可以以较高的精度(时序上可精确到机器周期,信号上可精确到引脚)模拟各种类型的嵌入式硬件(包括MCU、CPU以及各种外设),从而在通用计算机系统(比如PC)上精确地模拟出一个嵌入式系统环境,嵌入式操作系统和应用软件可以不加修改地在这个环境中运行和调试,并可得到和在真实硬件上完全相同的结果。
muti_final
- 多时钟周期cpu简单实现,计算机组成实验8-multi circle cpu implement,org of computer lab8
microCtrl
- 多时钟周期cpu在微指令下的实现,计算机组成实验-multi circle cpu in micro instrutions . org of computer lab 11
singlePcyclePMIPS2
- 多周期MIPS实现的CPU设计方案,包括源码-MIPS multi-cycle
mulitcpu
- 用verilog HDL语言或者VHDL语言来编写,实现多时钟周期CPU的设计。能够完成以下二十二条指定(均不考虑虚拟地址和Cache,并且默认为小端方式): add rd, rs, rt addu rd, rs, rt addi rt, rs, imm addiu rt, rs, imm sub rd, rs, rt subu rd, rs, rt nor rd, rs, rt xori rt, rs, imm clo clz slt rd, rs,
cycle_code
- verilog实现了MIPS多周期(5周期)的CPU-verilog MIPS 5 cylce
LC2K
- Litter computer的VHDL实现,是一个多时钟周期CPU的设计实现。-It is a design of CPU of "little computer" in VHDL.
mipsfiles
- 多周期的cpu 中alu模块设计 打算打打msn代码三年大开杀戒-cpu alu
computer-composition
- Verilog在FPGA上实现多周期流水线带forwarding和hazard检测(如果你是学弟,为你着想,请不要直接copy)-Verilog on FPGA implementing a multi-cycled CPU with forwarding and hazard test
CPU1
- 一个简单的多周期的基于MIPS的CPU设计-cpu VHDL
project-1
- 计算机体系结构大作业请思考如何用C语言描述一个计算机系统? 结构:CPU、Cache、主存、基本MIPS指令集 行为:多周期CPU,机器周期如图1.2所示 -Computer architecture project, please think about how to use C language to describe a computer system? structure: the CPU, Cache, main m
project-2
- 计算机体系结构大作业请思考如何用C语言描述一个计算机系统? 结构:CPU、Cache、主存、基本MIPS指令集 行为:多周期CPU,机器周期如图1.2所示-Computer architecture project, please think about how to use C language to describe a computer system? structure: the CPU, Cache, main memo
project-3
- 计算机体系结构大作业请思考如何用C语言描述一个计算机系统? 结构:CPU、Cache、主存、基本MIPS指令集 行为:多周期CPU,机器周期如图1.2所示-Computer architecture project, please think about how to use C language to describe a computer system? structure: the CPU, Cache, main memo
project-4
- 计算机体系结构大作业请思考如何用C语言描述一个计算机系统? 结构:CPU、Cache、主存、基本MIPS指令集 行为:多周期CPU,机器周期如图1.2所示-Computer architecture project, please think about how to use C language to describe a computer system? structure: the CPU, Cache, main memo
project-5
- 计算机体系结构大作业请思考如何用C语言描述一个计算机系统? 结构:CPU、Cache、主存、基本MIPS指令集 行为:多周期CPU,机器周期如图1.2所示-Computer architecture project, please think about how to use C language to describe a computer system? structure: the CPU, Cache, main memo
OExp11-OwnMCPU
- 浙江大学计算机组成实验课工程代码,多周期CPU设计控制器实现。-Multi-cycle CPU design of the controller.
m_cycle_mips
- verilog设计的5状态多周期mips -multiple cycle mips CPU design of Verilog
ECOP
- 关于verilog语言的多周期cpu实现的方式(Multi cycle CPU implementation)
new
- 1、PC和寄存器组使用时钟触发。 2、指令存储器和数据存储器存储单元宽度一律使用8位,即一个字节的存储单位。 3、控制器部分可以考虑用控制信号真值表方法(有共性部分)与用case语句方法逐个产生各指令其它控制信号相配合,注意:信号必须与状态配合。。当然,还可以用其它方法,自己考虑。 4、试用的汇编程序,而且必须包含所要求的所有指令。Slt、sltu指令必须检查两种情况:“小于”和“大于等于”;beq、bne指令必须检查两种情况:“等”和“不等”。这段汇编程序必须尽量优化,同时,给出每条指令
Final_final_test
- 五级流水CPU设计 流水线是数字系统中一种提高系统稳定性和工作速度的方法,广泛应用于高档CPU的架构中。根据MIPS处理器的特点,将整体的处理过程分为取指令(IF)、指令译码(ID)、执行(EX)、存储器访问(MEM)和寄存器会写(WB)五级,对应多周期的五个处理阶段。一个指令的执行需要5个时钟周期,每个时钟周期的上升沿来临时,此指令所代表的一系列数据和控制信息将转移到下一级处理。(Five level flow CPU design)