搜索资源列表
Programmable-logic-array-t-reduce-low-power
- 可编程逻辑阵列减少毛刺的低功耗布线算法Programmable logic array to reduce low-power routing algorithm glitch-Programmable logic array to reduce low-power routing algorithm glitch
4renqiangdaqi
- 数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并数码管上显示选手的编号,同时扬声器给出声音提示;同时封锁输入电路,禁止其它选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。抢答器具有定时抢答的功能,且一次抢答的时间为3秒。当主持人启动“开始”键后,要求定时器立即进行减计时,并用显示器显示通过定时
zhilijingsaiqiangdaqi
- 数字抢答器由主体电路与扩展电路组成。优先编码电路、锁存器、译码电路将参赛队的输入信号在显示器上输出;用控制电路和主持人开关启动报警电路,以上两部分组成主体电路。抢答器具有数据锁存和显示的功能。抢答开始后,若有选手按动抢答按钮,编号立即锁存,并数码管上显示选手的编号,同时扬声器给出声音提示;同时封锁输入电路,禁止其它选手抢答。优先抢答选手的编号一直保持到主持人将系统清零为止。抢答器具有定时抢答的功能,且一次抢答的时间为3秒。当主持人启动“开始”键后,要求定时器立即进行减计时,并用显示器显示通过定时
pcblayout
- 多层板布线经验总结,提升资料,谢谢! -Experience multilayer wiring, upgrade information, thank you! Experience multilayer wiring, upgrade information, thank you!
Protel_Pcb
- Protel Pcb 软件在高频电路布线中的技巧,对于新手很有帮助-Protel Pcb software in the high-frequency circuit layout techniques, very helpful for beginners
Altium_error
- 详细演示了DXP软件中在布线过程中自动报错的使用技巧-Detailed demonstration of the DXP software error in the routing process to use automated techniques
_prj_freq_comm
- 电子系统设计实例 频率计 包括:设计说明,pcb布线和C语言源程序-Frequency meter
report
- 在实验箱上用硬布线方法实现原码一位乘法硬布线实现原码一位乘法-In the experimental box with a hard wiring method implementation on the original code to achieve a multiplication of the original code, a hardwired multiplication
BGA_Guidelines
- BGA布线手册,很好,很强大!搞硬件的朋友可以-BGA layout,very good !
model_adder
- 包括一个基于Quartusii的加法器工程,以及基于ModelSim的前仿真、综合后功能仿真和布局布线后时序仿真的完整例程及testbench文件,吐血推荐,非常有用!-Includes an adder based Quartusii works, and the first based on ModelSim simulation, synthesis functional simulation and post layout timing simulation after complete
SwitchBox
- 本程序是开关布线盒程序,目的是为了实现以下功能:对于给定好的布线对数和布线网组,能判断给定的参数能否布线,若能布线,以动画方法实现其布线过程 但是只实现了部分功能:可以设定任意偶数引脚数并设定网组,将布线盒的未布线前的初态构造出来,做好了布线前工作。但是对于布线有很大缺陷,只是实现了部分功能,如对于引脚数6,网组只能为顺序12-34-56,或者16-25-34,-This program is switch wiring box program is aimed at achieving t
USB
- USB 2.0 板载设计及布线指南-USB 2.0 Board Design and Layout Guide
12345
- PCB板布线设计要点 摘自电磁兼容小小家,-PCB board layout design elements taken from a small family of electromagnetic compatibility,
pcb_wide
- 介绍pcb布线中线宽与电流的关系。为初学者的不错参考资料-Pcb layout introduced in the line width and current. A good reference for beginners
Cisco_Academy_Test_Answer
- 这是思科网络基础学院第一、第二学期的各章节和期末测试题和答案,也可以作为CCNA考试的复习题。包括以下内容:网络技术入门、网络技术基础、网络介质、线缆测试、局域网和广域网布线、以太网基础、以太网技术、以太网交换、TCP/IP协议集和IP寻址、路由选择基础与子网、TCP/IP传输层与应用层。-Institute of Cisco network infrastructure which is the first and second semester and the end of each cha
walncanyinxitong
- 基于WLAN的酒店餐饮管理系统的实现.大多数酒店餐饮管理系统都是基于有线网络的,但这样 的应用模式存在如下问题:(1)布线受环境限制;(2)网络中的各 节点位置固定,可移动性差;(3)通信故障查找困难。而基于 WLAN的酒店餐饮管理系统就能有效地克服以上不足。具有不 受环境限制,自组织和灵活性强的优势,可以做到随时随地为 顾客进行及时周到的服务,例如无线点菜、无线上网等,进一步 完善了酒店管理的业务流程。 -Hotel Restaurant Management B
FPGAlarge-scaledesign
- 利用 FPGA 实现大型设计时,可能需要FPGA 具有以多个时钟运行的多重数据通路,这种 多时钟FPGA 设计必须特别小心,需要注意最大时钟速率、抖动、最大时钟数、异步时钟 设计和时钟/数据关系。设计过程中最重要的一步是确定要用多少个不同的时钟,以及如何 进行布线,本文将对这些设计策略深入阐述。-Using FPGA to achieve large-scale design, may need to run the FPGA with multiple clocks to mult
CPU-design
- 使用VHDL语言开发的CPU硬布线设计,在实验电路可以使用加法,和减法与或等简单操作-CPU using VHDL language development of hard-wired design, the circuit can be used in the experimental addition, and subtraction or other simple operations with
modelsim-timing-analysis
- 自己整理的一个关于如何使用modelsim进行功能仿真,时序仿真和布局布线的后仿真的文档,例子是抄的,针对的版本是modelsim se6.2b-Their finishing a feature on how to use modelsim for simulation, timing simulation and post-layout simulation of the document, copy the example is for the version of modelsim se
school-net
- 为本校设计一个校园网布线方案,并编写程序满足以下要求(最终结果若能用TC的绘图函数显示则另加1分): 校园内建筑物信息存储于数据文件中(格式自定,至少15个建筑物),包括建筑物编号、名称、简介等信息; ② 能根据“建筑物编号 / 名称”查询任意建筑物的相关信息; ③ 施工成本最低且任意两建筑物可以相互通信。-For the school to design a campus network wiring plan, and write a program that meet th