搜索资源列表
ewb
- EWB的实习报告 1 熟悉Multisim9的基本操作。 2 学会利用Multisim9进行电路的设计与仿真,掌握一定的电路测试方法。 3 通过实习,能在Multisim9虚拟平台中设计简单的模拟电路及数字电路,并利用虚拟仪器及软件提供的分析方法,对电路进行仿真 -EWB internship report, 1 familiar with the basic operation Multisim9. 2 Institute of Multisim9 carried out us
shuzidianzizhong
- 此次设计与制做数字钟就是为了了解数字钟的原理,从而学会制作数字钟.而且通过数字钟的制作进一步的了解各种在制作中用到的中小规模集成电路的作用及实用方法.且由于数字钟包括组合逻辑电路和时叙电路.通过它可以进一步学习与掌握各种组合逻辑电路与时序电路的原理与使用方法.-Design and production of the digital clock digital clock in order to understand the principle, so learn to create digit
[D_A.Hodges]Analysis_and_Design_of_Digital_Integra
- 绝对的一本经典的数字集成电路书,值得欣赏,基础与提高的结合,很经典-An absolute classic digital integrated circuits book, worthy of appreciation, the foundation and to enhance the combination of classic
dsp
- 由于微电子技术的高速发展,由IC芯片构成的数字电子系统朝着规模大、体积小、速度快的方向飞速发展,而且发展速度越来越快。新器件的应用导致现代EDA设计的电路布局密度大,而且信号的频率也很高,随着高速器件的使用,高速DSP(数字信号处理) 系统设计会越来越多,处理高速DSP应用系统中的信号问题成为设计的重要问题,在这种设计中,其特点是系统数据速率、时钟速率和电路密集度都在不断增加,其PCB印制板的设计表现出与低速设计截然不同的行为特点,即出现信号完整性问题、干扰加重问题、电磁兼容性问题等等。-err
q
- 数字钟是一个将“时”“分”“秒”显示于人的视觉器官的计时装置。它的计时周期为24小时;显示满刻度为23时59分59秒,另外具备校时功能和报时功能。因此,一个基本的数字钟电路主要由“时”“分”“秒”计数器校时电路组成。将标准秒信号送入“秒计数器”,“秒计数器”采用60进制计数器,每累加60秒发送一个“分脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可实现对一天24小时的累计。译码显示电路将“时”“分”“秒”计数器的输出状态六段显示译码器译码。通过六位LED七段显示器显示出
74LS90
- 学习数字电路中基本RS触发器、单稳态触发器、时钟发生器及计数、译码显示等单元电路的综合应用。-Learning digital circuits in the basic RS flip-flops, monostable multivibrator, clock generator and counting, decoding display unit integrated circuit applications.
radiocode
- 综合实验,数字录音机。试验目的:了解数字录音技术的基本原理。连接电路,MIC输入接ADC0809通道IN2,DAC0832输出接扬声器。编程以每秒钟5000次的速率采集IN2输入的语音数据并存入内存,共采集60000个数据(录12秒),然后再以同样的速率将数据送DAC0832使扬声器放音。-Comprehensive Experiment, digital tape recorders. Test Objective: To understand the digital recording te
always
- 由于电学、磁学、电子学以及计算机在内的领域中的工程已经历了重大的技术重点转移。其一是由电力传输与旋转机械向电子学的转移;其二是由电子管向半导体以及由分立元件电路向集成电路的转移;其三是由模拟电路向数字电路的转移;其四是由固定的向可编程数字硬件的转移。-Because of Electricity, magnetism, electronics and computer, including in the field of engineering has gone through a major
128323996741562500
- 数字电路设计与verilog编程实现,主要实现专用复杂的电路系统。-Digital Circuit Design and Verilog programming, mainly dedicated to achieve complex circuit system.
c51.digital_clock
- 一个单片机80c51数字时钟设计,含电路原理图-A digital clock 80C51 single-chip design, including circuit schematics
clock
- 单片微机实验设计---数字时钟 文件内容: keil 下开发的源代码 并附带生成的hex文件 protuse下时钟的模拟电路,加载hex文件后可模拟仿真 附带较详细的实验报告 时钟功能: 时分秒显示 秒表 闹钟 日历 具体功能调试就知道了,还是蛮不错的,本人第一次做的单片机小功能。(收藏着)-Single-chip computer experiment design the content of the document--- Digit
DPLL2
- 全数字锁相环电路的研制,使用的是VHDL语言 -All-digital phase-locked loop circuit development, using the VHDL language
SHUZIQIANGDAQI
- 第1节 引 言…… …… ……… 1 1.1 数字抢答器概述……………………………………………………………1 1.2 设计任务与要求……………………………………………………………1 1.3 系统主要功能………………………………………………………………2 第2节 抢答器硬件设计……………………………………………………………4 2.1 抢答器总体方框图……………………………………………………… 4 2.2 单元电路设计…………………………………………………………… 4
Simple_digital_circuit_design
- 简单的数字电路设计,全部由分立的IC实现,实物已经做出过。实现两个四位二进制数相加,和一个四位二进制移位的功能。仿照MCU指令进行设计,有2位二进制操作码,8位输入和5位输出端,内部时钟控制电路。对于了解8位或者16位的MCU指令时序逻辑有点帮助.-Simple digital circuit design, all of the IC to achieve the separation, in-kind has been made. The achievement of the two add
VHDLyushizgp
- 《VHDL与数字电路设计》配套光盘,可以实际调用-err
CPLDVHDL2
- 利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点-In addition to the completion of the use of a chip clock source, buttons, speakers and monitors (digital tube) all the figures outsi
verilog_hdl
- 精通verilog_hdl语言编程实例程序代码,基于verilog硬件语言的程序设计实例,主要是数字电路方面-Verilog_hdl proficient in language programming examples of program code, based on the Verilog hardware design language of the procedure, the main aspects of digital circuit
clock
- 这是一个用VHDL语言编写的数字电路程序,仅供学习参考。-This is a language with VHDL digital circuit procedures, only to learn the reference.
seg7_b
- 这是一个用VHDL语言编写的数字电路程序,仅供学习和参考。-This is a language with VHDL digital circuit process, learning and reference purposes only.
ch3ex
- 部分组合逻辑数字电路的VHDL代码,包含必要的功能描述-Some combinational logic digital circuits VHDL code, containing the necessary functional descr iption