搜索资源列表
基于数字信号处理器(DSP)的移相调频
- :介绍了一种基于数字信号处理器(DSP)的移相调频(Phase-Shifted and Frequency-Varied,PSFV)PWM控制 逆变电源,给出了主电路拓扑结构,分析了其控制原理并设计了其控制程序流程图。新颖的PSFV 控制能够实现输出 电压90%的调整率,输出电流波动小于单纯移相调功PWM方式,并在轻载时保持连续。功率开关器件零电压零电流 通断(Zero-Voltage-Zero-Current Switching,ZVZCS)软开关的实现,有利于进一步提高开关
pinlvji
- 课程设计-数字频率计 能够很好实现频率计功能
Voltage_Controlled_LC_Oscillator
- 电压控制LC振荡器,采用凌阳十六位单片机SPCE061A完成电压控制LC振荡器的控制。采用锁相环式频率合成器技术,由SPCE061A实现对PLL数字频率合成器的控制。此程序基于凌阳十六位单片机SPCE061A的u nSP IDE开发环境。
shuzipinglvji
- 数字频率计的程序,通过汇编语言来编写,并加了很多注释语句,对有点汇编经验的人来说,看懂不是难事。
pinlvhecheng
- 直接数字频率合成器设计
EDAdesign(3)
- 该文件中是关于一些VHDL许多编程实例以及源码分析,希望对VHDL爱好者有用。卷3包括车载DVD位控系统、直接数字频率合成器、图像边缘检测器、等精度数字频率计、出租车计费系统的设计与分析
FPGAddfs
- 基于FPGA的直接数字频率合成器的设计与实现.
dspddfs
- 基于DSP的直接数字频率合成器的研究和实现.
sopcddfs
- 基于SOPC技术的直接数字频率合成器设计
pllddfs
- 一种基于锁相环的数字频率合成器的设计
vhdlddfs
- 用VHDL设计直接数字频率合成器
testctl
- 本程序实现了一个数字频率计。它由一个测频控制信号发生器TESTCTL,8个有时钟的十进制计数器CNT10,一个32位锁存器REG32B组成。
VHDL
- 用VHDL实现数字频率计,1. 时基产生与测频时序控制电路模块2. 待测信号脉冲计数电路模块3.锁存与译码显示控制电路模块4.顶层电路模块.
thefrequencymeterdesign
- 简易数字频率计题解.( 1997年 B 题 ) 编写与讲解人:田良(东南大学无线电系,2003年3月12日) 一)任务 设计并制作一台数字显示的简易频率计。 (二)要求 1.基本要求 (1)频率测量 a.测量范围 信号:方波、正弦波 幅度:0.5V~5V[注] 频率:1Hz~1MHz b.测试误差≤0.1% (2)周期测量 a.测量范围 信号:方波、正弦波 幅度:0.5V~5V[注] 频率:1Hz~1MHz b.测
gggg
- 本系统基于直接数字频率合成技术;以凌阳SPCE061A单片机为控制核心;采用宽带运放AD811和AGC技术使得50Ω负
dds
- 直接数字频率合成器,基于vhdl语言,在qartus II上实现,下载调试成功
te187
- 基于高速串行BCD 码除法的数字频率计的设计
verilog
- 这是一个用verilog语言设计的数字频率及的源代码,上传一下,供大家研究
frq
- 这是我课程设计做的数字频率计的设计,不知道会不会太简单或者重复了。
pinlvji
- 简单的数字频率计,source为输入,可以测量其频率,在maxplux中使用,需要标准的1hz时钟信号。