搜索资源列表
data-Acquisition-by-PCI-
- 基于FPGA的PCI数据采集程序。PCI9054时序控制,开发语言verilog,开发环境quartus-FPGA-based PCI data acquisition program
test18b20
- 由于DS18B20是单线操作,所以必须严格遵守它的时序要求才能正常与之建立联系并实现读写操作。 网上见到的多是程序多是在主程序中以延时的方式实现,而且要求关中断,以实现18B20对时序的要求。但是实际应用中,测温操作一般是作为辅助动作,主要任务是通信及数据处理等其他操作,这样一来,如果将DS18B20的程序代码放在主程序中,势必影响其他需要实时处理的中断。 前些天玩到DS18B20,就尝试以51定时中断的方法实现DS18B20时序,在面包板上成功跑了起来。 用的
PS-2010A-program
- 10电源时序器,上电时自动依次打开10路电源,通过485数据接口,接收和发送电源开关信息,请执行。-10 power timing devices, in order to open automatically when the power 10-way power, through 485 data interface, the power switch to receive and send information, please execution.
moshuzhuanhuan1111
- 模数转换,将8路并行的数据缓存在FIFO中,再输出。通过时序控制A/D芯片的采集速度,和ARM板的接收速度。-Analog-to-digital conversion, eight road parallel data cached in FIFO, and output. By sequential control of A/D chip acquisition speed, and ARM board receives the speed.
PS2_To_SPI_Get_1602show
- 单片机IO口模拟PS2时序 SPI时序 并将PS2接口转换为SPI将数据通过SPI与外部进行通信-Timing microcontroller IO port analog PS2 PS2 interface SPI timing and converts the data through the SPI SPI communicate with the outside
ADC
- VHDL编写的同步时序逻辑程序,实现AD的数据采集,已经 通过仿真。
HY57V64_control
- 本代码用verilog而不是直接在nios中用ip核来实现HY57V641620FTP-6的读写,时序完全正确,从串口输出来验证的数据完全正确。附带说明和参考资料。希望对您有帮助。-This code is used instead of directly in verilog ip core nios used to achieve HY57V641620FTP-6 reading and writing, the timing exactly right, from the serial d
LPC-program-CPLD
- 使用quartus开发。该程序通过VHDL语言实现了LPC时序。控制了2个LED数码管,通过读取LPC总线的上BIOS的数据,实现了计算机排故的POST卡功能。-Use quartus development. The program through the VHDL language to achieve a LPC timing. Control of the two LED digital tube, by reading the BIOS on the LPC bus data to a
LCD
- LCD显示电路系统 接收平板图像处理器输出的24位(或48位)平板图像显示数据,经内部时序控制电路转换后,驱动LCD屏显示出正确的视频图像-LCD display circuit system The image processor receives the output plate 24 (or 48 bits) flat-panel picture display data converted by the internal timing control circuit, the d
dataroad
- VHDL数据通路实验,内容包括:总线通信的基本原则;设备寻址的过程;掌握总线分时复用的方法;掌握多个部件数据通信时数据通路建立过程与控制信号和时序信号的关系。 -VHDL datapath experiments, including: basic principles bus communication Device Addressing process master bus time-multiplexing method grasp the multiple components
i2c_interface_v1
- 通过对IC2总线时序的分布,实现对IC2总线上的数据的接收和发射-IC2 through the distribution bus timing to achieve reception of data on the bus and IC2 emission
DPCA
- 动态PCA方法,引入动态时间l,考虑变量本身的时序自相关性,同时还分析变量之间的时序相关性,把PCA方法应用到动态数据矩阵。 -Dynamic PCA method, introducing dynamic time l, consider the timing of the variable itself autocorrelation, also analyzed the correlation between the timing variables, the PCA method i
main
- AD7792数据处理模块,按时序写入AD7792寄存器,再读出数据-Data processing module AD7792, AD7792 register is written by the timing, and then read
data_search
- 由c51编程实现12位串行A/D转换器TLC2543采集11个通道模拟输入数据。单片机通过编程产生串行时钟,并按时序发送与接收数据位,完成通道方式/通道数据的写入和转换结果的读出。-C51 programming from the 12-bit serial A/D converter TLC2543 11-channel analog input collected data. Microcontroller programmed to generate the serial clock, a
DS18B20led
- DS18B20液晶显示602液晶关键在于分清1、初始化参数2、写指令3、写数据4、合适的时序及延时 为方便不进行忙检测,直接延时多增加一点-DS18B20 liquid crystal display602 LCD key is to distinguish between an initialization parameter, write instruction 3, write data, the appropriate timing and delay For the convenie
wishbone
- Wishbone规范具有如下特点:简单、紧凑,需要很少的逻辑门 完整的普通数据据传输总线协议,包括单个读写、快传输、读一修改一写周期、事件周期 数据总线宽度可以是8-64位 支持大端(big-endian)和小端(litle-endian),接口自动完成两者之间的转换。支持存储器映射、FIFO存储器、交叉互联 握手协议,允许速率控制 可以达到每个时钟周期进行一次数据传输 支持普通周期结束、重试结束、错误结束等总线周期形式 支持用户自定义的标志:采用MASTER/SLAVE体系结构 支持多点进程(
DS18B20-Module
- 通过PIC16F877控制DS18B20,显示实时测得的温度,经调试,可以实现基本的温度测量 注:DS18B20对时序要求较高,必须严格按照数据手册的时序及延时调试。-By PIC16F877 control DS18B20, the measured temperature is displayed in real time, through debugging, you can achieve the basic temperature measurement Note: Higher
MIFARE-Ultralight-Feaatures
- MIFARE Ultralight 卡片的数据手册,包括:数据结构、应答及时序等-MIFARE Ultralight card data sheet, including: data structures, response and timing, etc.
RS9600
- 这是用FPGA实现的RS232通信接口程序,波特率为9600,由于RS232的波特率是有容差的,因此该对时序做了专门的优化,以确保接收到正确的数据,(因为用FPGA做接口和协议是大材小用了,而且比较麻烦)-This is achieved using FPGA RS232 communication interface program, 9600, due to the RS232 baud rate is tolerance, so the timing made specifically o
data_search
- 由c51编程实现12位串行A/D转换器TLC2543采集11个通道模拟输入数据。单片机通过编程产生串行时钟,并按时序发送与接收数据位,完成通道方式/通道数据的写入和转换结果的读出。-C51 programming from the 12-bit serial A/D converter TLC2543 11-channel analog input collected data. Microcontroller programmed to generate the serial clock, a