搜索资源列表
95637012Multiplier
- 一种可以完成16位有符号/无符号二进制数乘法的乘法器。该乘法器采用了改进的booth算法,简化了部分积的符号扩展,采用Wallace树和超前进位加法器来进一步提高电路的运算速度。本乘法器可以作为嵌入式CPU内核的乘法单元,整个设计用VHDL语言实现。- This file contains all the entity-architectures for a complete-- k-bit x k-bit Booth multiplier.-- the design makes use of
carry_lookahead_add4
- 4位的超前进位加法器,门级电路连接得到,verilog代码实现-4-bit look-ahead adder, gate-level circuit
verilog
- Verilog初学者例程:1位全加器行为级设计、1位全加器门级设计、4位超前进位加法器、8位bcd十进制加法器、8位逐次进位加法器、16位超前进位加法器、16位级联加法器、多路四选一门级设计、七段译码器门级设计-Verilog routines for beginners: a behavioral-level design full adder, a full adder gate-level design, 4-ahead adder, decimal 8-bit bcd adder, 8-
VHDL
- 设计五位逐级进位和超前进位加法器 练习使用EDA工具设计逻辑电路的方法-5bit adder
verilog
- 题目在压缩包中,如:设计4 位超前进位加法器。并给出测试模块和测试分析结 果。 -topic in the packet
lookahead-adder
- Quartus环境下的超前进位加法器的编写代码,适合初学数字逻辑设计的学习-Lookahead adder in Quartus
CarryLookaheadAdder64
- 一个64位超前进位加法器,verilog语言描述。-A 64 bits carry look ahead adder, verilog
pipe_adder
- 使用流水结构设计的一个超前进位加法器,含测试文件-pipe adder
fast_adder
- 设计了一个超前进位加法器,仿真结果正确,综合结果延时小-fast adder
21-bit--leading-adder-Verilog
- 这是一个21位超前进位加法器的verilog程序。-21 bit leading adder verilog program.
16-leading-adder-Verilog-program
- 这是一个16位超前进位加法器的Verilog程序。-This is a 16 bit leading adder verilog program.
EX8
- 累计进位加法器和超前进位加法器,数字逻辑课程作业-Cumulative carry lookahead adder and adder, digital logic course work
ADDER
- 超前进位加法器。时序好,功能可靠.工程引用已经验证。-Lookahead adder. Timing is good, functional and reliable
aadd4
- verilog 描述的超前进位加法器,速度较快,可综合-lookahead adder verilog descr iption, faster, can be integrated
32ADD
- 32位超前进位加法器,verilog hdl代码实现,包含源程序-32 lookahead adder, verilog hdl code, including source code
four-lookahead-adder
- verilog_HDL-四位超前进位加法器,学习资料,可以方便的用-verilog_HDL-four lookahead adder, learning materials, you can easily use
multer
- 16*16位的乘法器,用booth编码,采用Wallace树结构,用超前进位加法器。-booth encoded multiplier
4weichaoqianjinweiqi_verilog
- 四位超前进位加法器的verilog实现。用VHDL语言,附加检验tb.v-Four lookahead adder verilog implementation. VHDL language, additional testing tb.v
lab7_adders3
- 加法器的verilog实现,第二种方法:超前进位加法器 -Another implementation of adder in verilog
adder_4
- 四位加法器的三种实现方法,包括行为级描述、行波进位加法器、超前进位加法器-Three of four adder implementations, including behavioral descr iptions, ripple carry adder, look-ahead adder