搜索资源列表
fftw-3.3.4.tar
- 用于进行快速傅里叶变换的(FFT)的c语言实现库,由MIT开发,目前最新的稳定版本-C language for fast Fourier transform (FFT) to achieve the library, developed by MIT, the latest stable version...
achievo-1.4.5.tar
- ACHIEVO OH Ñ ONELE MONTED IN THE FFT TRANSFORMER
fft-arm-0.01
- FFT代码,经过了定点化,采用基4实现的。-FFT code
fft-arm
- 采用基4算法,进行的FFT运算,计算效率高。-fft coding
fftw-3.3.4-dll64
- FFTW 64位FFTW算法库,MATLAB 就是调用这个库-FFTW 64BIT FFT
fftr4-16p
- radix 4 fft 16 point
pipelined_fft_128_latest.tar
- CFFT是一个数据宽度和点数都可配置的基4 FFT core,由于旋转因子是用CORDIC算法实现的,因此经过FFT后信号的增益和标准的FFT算法不同。但对于OFDM调制、解调等应用并不重要。由于增益是确定的,因此在输出时乘以确定常数即可等价标准的FFT。该FFT core的输入是正序的,输出是按照基4反序的-CFFT is a data width and number can be configured based 4 FFT core, due to the rotation factor
4-2812FFT
- 数字信号处理器F2812程序,FFT代码,编程时参考。-F2812 digital signal processor program, FFT code reference when programming.
FFT
- 1.x=0.5*sin(2*pi*15*t)+2*sin(2*pi*40*t)。采样频率fs=100Hz,分别绘制N=128、1024点幅频图。 2.x=0.5*sin(2*pi*15*t)+2*sin(2*pi*40*t),fs=100Hz,绘制: (1)数据个数N=32,FFT所用的采样点数NFFT=32; (2)N=32,NFFT=128; (3)N=136,NFFT=128; (4)N=136,NFFT=512。-1. X = 0.5* sin (2* PI* 15*
3.4.3-FFT
- 针对SEED-DTK 2812的FFT(快速Fourier变换)程序,包括源码和编译后生成的文件,主要针对TMS320系列DSP。-SEED-DTK 2812 the FFT (Fast Fourier Transform) program, including post the source code and compiled files, mainly for TMS320 series DSP for.
fft
- this code is to find the FFT of 2 ,4 and 8 points
base_4_fft
- 基4FFT原理及MATLAB实现,基本原理,编程思想等-base——4 FFT principle and MATLAB implementation, the basic principles of programming ideas, etc.
fftw-3.3.4
- 最新版本的快速傅里叶变换库,目前是最好的开放FFT代码 -FFTLIB——The latest version of the fast Fourier transform library currently open FFT is best
benbou_V4.4
- 基于kaiser窗的双谱线插值FFT谐波分析,语音信号的采集与处理,数字信号处理课设,DSmT证据推理的组合公式计算函数。- Dual-line interpolation FFT harmonic analysis kaiser windows, A
kielang_V5.4
- 对球谐函数图形进行仿真,验证可用,基于kaiser窗的双谱线插值FFT谐波分析。- Of spherical harmonics graphic simulation, Verification is available, Dual-line interpolation FFT harmonic analysis kaiser windows.
2.4寸FFT显示屏程序
- 2.4寸FFT显示屏程序,触摸,显示。适用于所有fft显示屏,stm32驱动。
FFT_64
- 64点FFT设计,基于FPGA频域的设计PPT,基4算法(64 point FFT design, based on FPGA frequency domain design, PPT, base 4 algorithm)
Nexys4FFTDemo-master
- A simple Verilog example of a 4096pt FFT on analog input from a Nexys 4 XADC. The input is sampled at 1MSPS, oversampled to produce 14-bit samples at 62.5kHz, then sent to the FFT processing modules and passed through to PWM Audio out. The FFT output
64 fft_ifft
- FFT and IFFT 64 point radix-4
my FFTs
- fft radix-4, split radix