搜索资源列表
fjq4
- 光纤通信以其损耗低、高带宽、抗电磁干扰、保密性好等优点越来越多地应用在视频通信中[1~ 5 ]. 针对 光纤综合业务传输平台, 本文提出了一种将三路视频信息复用为一路视频信息的数字复接器的硬件电路 设计. 提高了传输容量和传输效率, 达到抗干扰、抗噪声的能力, 从而改善了传输平台的环境适应性及工作 性能. 该复接器硬件电路的设计采用EDA 技术, 以FPGA 器件为载体, 使用VHDL 硬件描述语言进行电路-Optical fiber communication with its l
EDAVHDL
- VHDL硬件描述语言 MAX+PLUSⅡ介绍 CPLD数字发展实验系统简介以及十个数字电路和数字系统实验的源代码和介绍-VHDL hardware descr iption language introduced the MAX+ PLUS Ⅱ Introduction CPLD digital development of experimental systems, as well as 10 digital circuits and digital systems, the source c
FPGA_RS232
- 为增加系统稳定性,减小电路板面积,提出一种基于FPGA的异步串行口IP核设计。该设计使用VHDL硬件描述语言时接收和发送模块在Xilinx ISE环境下设计与仿真。最后在FPGA上嵌入UART IP核实现电路的异步串行通信功能。该IP核具有模块化、兼容性和可配置性,可根据需要实现功能的升级、扩充和裁减。-In order to increase system stability, reduce board space, presents a FPGA-based asynchronous ser
VHDL
- 硬件描述语言的书籍,讲述了VHDL基础和编程技巧,希望对大家有用!-Hardware descr iption language books, about the VHDL-based and programming skills, want to be useful to everyone!
dayuchixiaoyu
- 用硬件描述语言写的小游戏(大鱼吃小鱼),比较简单-Written using hardware descr iption language games (大鱼吃小鱼)
20080108103305384
- 本系统是采用EDA技术设计的一个简易的八音符电子琴和音乐发生器,该系统基于计算机中时钟分频器的原理,采用自顶向下的设计方法来实现,它可以通过按键输入来控制音响。系统由乐曲自动演奏模块、乐器演示模块琴/乐功能选择模块、音调发生模块和数控分频模块五个部分组成。系统实现是用硬件描述语言VHDL按模块化方式进行设计,然后进行编程、时序仿真、整合。本系统功能比较齐全,有一定的使用价值.-The system is designed using EDA technology with a simple ei
shizitongxin
- 本文主要讨论了使用CPLD(复杂可编程逻辑器件)设计简单的数字通信系统。文中主要描述了设计课题的前景、CPLD技术的先进性术和VHDL硬件描述语言的应用;说明了数字通信的原理,并进行方案论证,提出了我们的基本电路设计方案;最后对具体电路及其各个功能模块分别进行分析和软件设计,用VHDL语言编写三种已调波的程序,并进行了总结分析与展望。 -g mzz yz z
RS232(1)
- 基于FPGA的串行通信接口设计,用硬件描述语言VHDL实现-FPGA-based serial communication interface design, using hardware descr iption language VHDL implementation
VHDL_ip
- 基于VHDL语言的可移植通用存储器IP核的实现,本文介绍了一种利用VHDL 硬件描述语言实现可移植通用存储器IP 核的思路与方法,实验研究表明,该方法具有可移植性强、扩展性及灵活性好的特点,有效地改善了数字系统设计的效率。-VHDL language based on universal portable memory IP core implementation, this paper presents a VHDL hardware descr iption language using a
PipelineCPU
- Quartus II 7.2环境中,采用硬件描述语言VHDL独立完成了基于MIPS指令集的32位RISC处理器的逻辑设计-quartusII mips pipeline 32bit cpu design
longwen
- 本文先介绍了整个系统的硬件电路设计,而后用VHDL硬件描述语言完成了系统控制程序的编写,并对系统进行了程序仿真及调试验证。本文特别详细的讨论了系统程序的编写,因为他关系到整个系统的功能实现,也是本设计的重点所在。设计中选用Protel 99se作为电路图编辑软件,选用Max+plusⅡ作为仿真环境。-This article first describes the overall system hardware design, then use the VHDL hardware descr
ddr_code
- 基于FPGA的DDR SDRAM控制器的VHDL硬件描述语言-FPGA-based DDR SDRAM controller VHDL hardware descr iption language
addmultiply
- 采用VHDL硬件描述语言实现两个数据的加乘,例化-Using VHDL hardware descr iption language to achieve two data addition and multiplication, cases of
FSK_VHDL
- FSK调制与解调VHDL程序及仿真,基于VHDL硬件描述语言,对基带信号进行FSK调制-Modulation and demodulation FSK VHDL procedures and simulation
FSKModulatinAndDemodulationProgramingAndSimulation
- 基于VHDL硬件描述语言,对基带信号进行FSK调制解调并进行仿真-VHDL hardware descr iption language based on the base-band signals and simulation FSK modulation and demodulation
project
- 介绍了利用VHDL硬件描述语言设计的简易数字钟的思路和技巧。在QuatusⅡ开发环境中编译和仿真了所设计的程序,并在可编程逻辑器件上下载验证。仿真和验证结果表明,该设计方法切实可行,具有一定的借鉴性。-digital clock
VHDL_shouce
- VHDL硬件描述语言参考手册-VHDL hardware descr iption language reference manual
VGA_Module
- VGA显示汉字的VHDL源代码,通过VHDL硬件描述语言实现VGA显示汉字。-VGA display Chinese characters in the VHDL source code
Exp6_SPI_AD_DA
- 用VHDL在SOPC试验箱中实现DA_AD转换,用VHDL硬件描述语言实现处理器CPU-With VHDL SOPC test box in DA_AD realization, with VHDL language processor CPU hardware descr iption
MIMASUO
- 伴随着集成电路(IC)技术的发展,EDA技术已经成为现代电子设计的发展趋势,并在各大公司、企事业单位和科研教学部门广泛使用。VHDL是一种全方位的硬件描述语言,几乎覆盖了以往各种硬件描述语言的功能,整个自顶向下或自底向上的电路设计过程都可以用VHDL来完成。本文阐述了EDA的概念和发展、VHDL语言的优点和语法结构并分析讲解了智能抢答器的各模块的功能要求、基本原理以及实现方法。本系统的设计就是采用VHDL硬件描述语言编程,基于Quartus II平台进行编译和仿真来实现的,其采用的模块化、逐步细