搜索资源列表
irda_send_verilog
- 红外通讯作为一种简便的无线通讯技术在电子设备中具有广泛的应用,本章将通过对红外信号的具体的解码,来介绍红外解码技术在FPGA中的使用。
fifov1
- FIFO(先进先出队列)通常用于数据的缓存和用于容纳异步信号的频率或相位的差异。本FIFO的实现是利用 双口RAM 和读写地址产生模块来实现的.FIFO的接口信号包括异步的写时钟(wr_clk)和读时钟(rd_clk)、 与写时钟同步的写有效(wren)和写数据(wr_data) 、与读时钟同步的读有效(rden)和读数据(rd_data) 为了实现正确的读写和避免FIFO的上溢或下溢,给出与读时钟和写时钟分别同步的FIFO的空标志(empty)和 满标志(full)以禁止读写操
ci8534tm1
- Analog signals are represented by 64 bit buses. They are converted to real and from real representation using PLI functions
rs-5-3
- 学习使用FPGA做一些简单的编码器,RS(5,3)编码就是5个字符中有5-3=2两个校正字
watch
- 用FPGA实现带马表日历的电子表,verilog代码。
FIFO
- verilog开发的FIFO,经过验证,有完整版本的测试程序,经典之作
LDPC_Encoder_Verilog
- Verilog语言编写的LDPC编码程序
altera_avalon_lcd_controller
- Altera的基于NIOS II的LCD控制器源代码
62256
- EPM1270和ram62256的verilog接口程序,用QuartusII编译
fft
- jpeg压缩中离散余弦变换DCT快速算法代码,使用的是verilog
c75277323cd2436c60de16325ccf7fdf
- 游戏规则: led(0 to 3)是按一定规律不断发亮,每次只有一个灯亮,每个灯都和我们BASYS板上的四个按钮中的一个对应着,当Led(0 to 3)中的灯亮时,我们要按对相应的按钮时候,在led(4 to 7)中对应的按钮就会亮起,并且八段码显示的数字也相应的加上一,要是按错了led(4 to 7)灯不亮,且显示数字减1。
EP2C5Q208
- 以cyclone系列的EP2C5Q208为核心的实验板程序.包括流水灯,I2C存储器.SPI存储器,数码管,串口,LCD等
spi
- spi协议的FPGA实现(Verlog).
ram_smi
- 关于RTL8208的传输协议及标准的VERILOG实现。
smi_rw
- 基于IEEE802.3标准的SMII网络通信的VERILOG实现
HC164
- 用verilog写的HC164的驱动程序,参考了Xilinx的经典算法,做了一点改进~~~很通用,是初学verilog以及FPGA开发很有用的一个程序!
usbfree_core
- 完整的usb freecore,全部用verilog编写
8051ipcore
- 8051的IP内核,用verilog编写,可以实现8051的一般功能
ADD_Float_IEEE754
- IEEE754 floating point adder
SUB_Float_IEEE_754
- IEEE754 floating point sub