CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 搜索资源 - 数字频率

搜索资源列表

  1. 数字频率计

    1下载:
  2. 频率计的设计报告,提供给大家,共享一下,望能解决大家的燃眉之急-Cymometer design reports to the public, sharing that we hope can solve the urgent needs
  3. 所属分类:其它

    • 发布日期:2008-10-13
    • 文件大小:103441
    • 提供者:任自亮
  1. 用AT89S51制作的高精度2.4G数字频率计源程序

    0下载:
  2. AT89S51制作的2.4G频率记-AT89S51 2.4G frequencies produced by the mind
  3. 所属分类:C#编程

    • 发布日期:2008-10-13
    • 文件大小:2977
    • 提供者:
  1. 数字钟汇编程序

    0下载:
  2. 该程序是编写的一个开始时间为23点59分50秒的时钟 采用定时计数器T1完成,晶振频率为11.0592MHz
  3. 所属分类:嵌入式/单片机编程

    • 发布日期:2009-02-07
    • 文件大小:2796
    • 提供者:idx001
  1. 数字频率计

    0下载:
  2. 8952+1602简易频率计C程序 功能概要: LCD显示简易频率计 MCU: STC89C52 晶振:11.0592Mhz 改进说明: LCD显示频率,周期,脉宽 占空比
  3. 所属分类:单片机(51,AVR,MSP430等)

  1. FFT.用于数字信号处理

    1下载:
  2. 用于数字信号处理,计算信号频率。 ,FFT
  3. 所属分类:其他小程序

    • 发布日期:2016-05-20
    • 文件大小:768
    • 提供者:JGH
  1. pinlvji

    0下载:
  2. 利用51单片机,自动数字频率计,含测频测周法-The use of 51 MCU, automatic digital frequency meter, with frequency measurement-Measuring Method
  3. 所属分类:SCM

    • 发布日期:2017-04-10
    • 文件大小:1214
    • 提供者:王磊
  1. 97B

    0下载:
  2. 这是电子设计大赛的97年b题简易数字频率计的fpga一种做法。-This is Electronic Design Competition 1997 b problem simple digital frequency meter fpga practice.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:481822
    • 提供者:dzn
  1. 多抽样率频率抽样FIR 数字滤波器设计

    0下载:
  2. 多抽样率频率抽样FIR 数字滤波器设计- The multi- sampling rate frequency samples the FIR numeral filter to design
  3. 所属分类:Mathimatics-Numerical algorithms

    • 发布日期:2017-11-09
    • 文件大小:155446
    • 提供者:王丰
  1. dispselect

    0下载:
  2. verilog写的数字频率计的选择模块,用与显示的选择-written in Verilog digital frequency meter option module, used and display options
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:82934
    • 提供者:chen
  1. plji

    0下载:
  2. 单片机 语言编写 注释详细 7.8等精度数字频率计的实现-Singlechip languages, such as the accuracy of the Notes 7.8 Details of the realization of digital frequency
  3. 所属分类:Other Embeded program

    • 发布日期:2017-04-01
    • 文件大小:1591
    • 提供者:sunjiazhong
  1. 4weishuzipinlvjikongzhimokuai

    0下载:
  2. Verilog HDL下的4 位数字频率计控制模块源代码-Verilog HDL under four digital frequency meter control module source code
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-13
    • 文件大小:2896
    • 提供者:李少洋
  1. dds

    0下载:
  2. 实现数字频率合成。能产生任意频率的正弦信号、方波信号、梯形波等,并且能对信号的频率进行测量。-Digital frequency synthesizer. Can generate any frequency sinusoidal signal, square-wave signal, a trapezoidal wave, etc., and can measure the frequency of the signal.
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-02
    • 文件大小:278374
    • 提供者:吴健
  1. plj

    0下载:
  2. 基于VHDL的简易数字频率计,具体功能不清楚请大家验证! -Simple VHDL-based digital frequency meter, the specific function is not clear please verify!
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:1698
    • 提供者:Lee
  1. FPGA_signal_general

    0下载:
  2. 摘 要:介绍了直接数字频率合成 (DDS) 技术的基本原理,给出了基于Altera公司FPGA器件的一个三相正弦信号发生器的设计方案,同时给出了其软件程序和仿真结果。仿真结果表明:该方法生成的三相正弦信号具有对称性好、波形失真小、频率精度高等优点,且输出频率可调。 关键词:直接数字频率合成;现场可编程门阵列;FPGA;三相正弦信号-Abstract: Direct Digital Synthesis (DDS) technology, the basic principles are giv
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-05
    • 文件大小:102056
    • 提供者:赵文
  1. last

    0下载:
  2. 本程序完整的实现了数字频率计的常用功能。并对通常数字频率计的常见问题进行了改进。具有实用价值。-Complete the implementation process of the digital frequency of commonly used functions.
  3. 所属分类:Embeded-SCM Develop

    • 发布日期:2017-04-25
    • 文件大小:430816
    • 提供者:wwwknight
  1. pinlvji

    0下载:
  2. 频率计VHDL编程。设计一个4位数字显示的十进制频率计,其测量范围为1MHz,测量值通过4个数码管显示以8421BCD码形式输出,可通过开关实现量程控制,量程分10kHz、100kHz、1MHz三档(最大读数分别为9.999kHz、99.99kHz、999.9kHz); 当输入信号的频率大于相应量程时,有溢出显示。 -Cymometer VHDL programming. Design of a 4-digit decimal display frequency, the measure
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-04
    • 文件大小:90168
    • 提供者:zhangyi
  1. EDA-basedtechnologiessuchasprecisionmulti-function

    0下载:
  2. 在对三种测频方法进行分析的基础上,介绍了基于EDA技术的等精度测频原理。给出采用AT89C51实现控制并通过FPGA来设计多功能等精度数字频率计的具体方法。该频率计可以兼顾频率计对速度、资源和测频精度等各方面的优化需求。-Frequency of three methods of analysis based on EDA technology based on the principle of frequency measurement accuracy, etc.. AT89C51 give
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:136060
    • 提供者:何蓓
  1. 方案二

    0下载:
  2. 本系统是基于CPLD和单片机的一种用于信号频率周期、时间间隔和占空比测量的数字频率计,系统由AGC(自动增益控制)电路、宽带放大电路、高速比较电路实现有效值10mV/频率100MHz和处理显示部分组成,其中AGC电路实现幅度自动增益控制使放大后的信号幅度在一定的范围内保持一致,比较电路将前级电路输出的信号转换成CPLD,利用等精度测频原理,实现闸门时间1S的高精度测量。单片机通信处理数据并显示,数据表明,系统精度达到发挥部分要求。(This system is a CPLD microcontr
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-04-30
    • 文件大小:77824
    • 提供者:小竹丶
  1. PROJECT3

    0下载:
  2. 2015全国电子竞赛F题 数字频率计竞赛题的分析和实现代码(2015 national electronic competition F Analysis and realization code of digital frequency meter competition)
  3. 所属分类:嵌入式/单片机/硬件编程

    • 发布日期:2018-05-01
    • 文件大小:4120576
    • 提供者:沉桦三
  1. plj

    1下载:
  2. 使用vhdl语言原件例化设计数字频率计,并用6位7段数码管计数。模块包括:十进制计数器,6位10进制计数器,Reg24 锁存器、Fp 分频器、Ctrl 频率控制器、Disp 动态显示。(The digital frequency meter is designed by using VHDL language as an example and counted by 6-bit 7-segment digital tube. Modules include: decimal counter, 6
  3. 所属分类:其他

    • 发布日期:2019-12-13
    • 文件大小:11264
    • 提供者:贵阳余文乐
« 1 2 3 4 56 7 8 9 10 ... 50 »
搜珍网 www.dssz.com