搜索资源列表
FPGACPU
- FPGA RSIC CPU设计文档和源码是EDA中对CPU设计非常好用的程序
cpu
- 在进行C++中级培训的时候编写的一个设计cpu类的C++源代码,对学习C++有一定的参考价值
MyCPU16
- 16位cpu设计VHDL源码,其中包括alu,clock,memory等部分的设计
lab80
- 基于FPGA的CPU设计 VHDL 编写
8-cpu
- 8位CPU的VHDL设计,16条指令系统,以及部分测试代码,开发工具是quartusii_60_pc
CPU16
- 用VHDL语言开发的一个16位的具有5级流水线的CPU设计
cpu
- 融会贯通计算机组成原理课程的内容,通过知识的综合运用,加深对计算机系统各个模块的工作原理及相互联系的认识; 学习运用Xilinx公司的Foundation技术进行FPGA设计和调试的基本步骤和方法,熟悉EDA的设计、模拟调试工具的使用,体会FPGA技术相对于传统开发技术的优点; 培养科学研究的独立工作能力,取得工程设计与组装调试的实践经验。
RiscCPU8
- 可综合的VerilogHDL设计实例: ---简化的RISC 8位CPU设计简介---
ARelativelySimpleRISCCPU
- A Relatively Simple RISC CPU 设计源码并附详细的说明文档。可以ModelSim进行仿真,并可以用synplify进行综合。
bank
- 基于模型机的设计,进行简单的CPU设计并实现基本的指令,如加、减、转移等。
modelcomputer
- 基于模型机的设计,进行简单的CPU设计并实现基本的指令,如加、减、转移等。
cpu
- 这个是操作系统的cpu调用的设计,很简单的,但是完全符合要求
cpu_design
- 简单的CPU设计数字系统实验,使用的是精简指令,水平代码生成
VeriRiscCPU
- 这个文件中使用verilog hdl简单的利用基本运算实现了微型的cpu设计开发过程
CPU
- 以前在学校里的课程设计,使用verilog编写的一个CPU程序,可以下板子
硬件cpu&rom课程设计
- 这是有关cpu和存储器挂接的一个硬件课程设计,图片是用protel 99 se 画的,程序用唐都仪器调试通过,仅为一个理论性的东西。自己写的,请多指教。--It is a class written by me, which describes cpu and rom hardware design. The picture is drawn by protel 99 se. The program is passed on Tang Du instrument.
键盘设计
- 1,消除按键的抖动问题 因为按键在闭合或断开过程中出现一段抖动期,主要由于按键的不稳定性引起的,这时会呈现一串页脉冲,时间的长短和开关的机械特性有关。一般在5ms~10ms之间。为保证CPU对键的一次闭合作一次处理,必须去抖动。在键的稳定闭合或断开时读键的状态。 2,据EICE51原理图编写并调试一个键输入子程序,其功能为判断键盘上有无键输入,若有键入,作去抖动处理后,计算输入键的键号送累加器A。-eliminate jitter button issues as keys or disconn
Linux程式设计之四
- 共享记忆体是指同一块记忆体区段被一个以上的行程所分享。这是我们所知速度最快的行程间通讯方式。使用共享记忆体在使用多CPU的机器上,会使机器发挥较佳的效能。-shared memory is with a memory segment was more than one trip to share. We know this is the fastest means of communication between the itinerary. The use of shared memory i
处理10条指令的16位cpu
- 给定指令系统的处理器设计,指令字长16位,包含10种操作
VHDL CPU部件
- 包括一个简单的ALU和一些寄存器、ROM的设计。有一些以TXT文件格式存在,用的时候只要改一下格式即可。