CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - algorithm performance

搜索资源列表

  1. DigitalPID

    0下载:
  2. 数字PID调节器算法的研究,采用常规的PI和PID调节器,构成计算机闭环系统,并对调节器的参数进行整定,使之具有满意的动态性能-Digital PID controller algorithm, the conventional PI and PID regulator, constitute a closed-loop system computer, and the regulator tuning parameters, so that a satisfactory dynamic per
  3. 所属分类:SCM

    • 发布日期:2017-04-03
    • 文件大小:38254
    • 提供者:李焕东
  1. mohu_huamo_control

    4下载:
  2. 本程序主要实现了DSP的模糊滑模控制算法,提高了系统的控制性能 -The main achievement of the DSP program fuzzy sliding mode control algorithm to improve the control performance of the system
  3. 所属分类:DSP program

    • 发布日期:2017-03-29
    • 文件大小:3981
    • 提供者:lihua
  1. ViterbiFPGA

    0下载:
  2. 探讨了CDMA 数字移动通信中的差错控制问题, 研究用约束度K = 9 的卷积编码 和最大似然V iterbi 译码的差错控制方案. 在V iterbi 译码算法中, 提出了原位运算度量、保 存路径转移过程和循环存取幸存路径等方法, 能有效地减少存储量、降低功耗, 使得K = 9 的V iterbi 译码算法可在以单片XC4010 FPGA 为主的器件上实现, 其性能指标符合CD2 MA 数字移动通信IS 95 标准要求. 文中给出了实测的算法性能, 讨论了FPGA 具体实现
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:366845
    • 提供者:tsincons
  1. 11

    0下载:
  2. 本文采用了一种层次化、组件自治的仿真平台_J.Sim,对该平台 下的无线传感器网络相关组件进行了扩展。针对MAC协议的能量有效性 和底层可能遭受的攻击行为,进行了一系列的仿真实验,输出了相关的 能耗图。通过与其它MAC能耗仿真结果对比和底层攻击仿真结果分析, 我们得出该协议有着较好的能量有效性和攻击应对能力。-As the hardware platform iS lacked.we choose the J.Sim simulator which is built upon
  3. 所属分类:SCM

    • 发布日期:2017-05-17
    • 文件大小:4249811
    • 提供者:陈过
  1. cordic

    1下载:
  2. we propose a low-cost sequential and high performance architecture for the implementation of CORDIC algorithm in two computation modes. It suited for serial operation that performs conversion between polar and rectangular coordinate systems, essentia
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-30
    • 文件大小:1811
    • 提供者:Nihel Neji
  1. LOGMAP

    0下载:
  2. 为了在数字芯片上实现TURBO码译码时,降低硬件实现代价,提高运算速度,针对LOGMAP算法,研究了turbo码的译码过程中接收信号、路径度量值,对数似然比的量化方法,并分析了量化方法对译码性能的影响。-In order to achieve in the digital TURBO decoding chip, the lower hardware costs, improve processing speed, for LOGMAP algorithm to study the proces
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-04-01
    • 文件大小:260360
    • 提供者:李白
  1. 34105908-Multipliers-Using-Vhdl

    0下载:
  2. ABSTRACT: Low power consumption and smaller area are some of the most important criteria for the fabrication of DSP systems and high performance systems. Optimizing the speed and area of the multiplier is a major design issue. However, area and
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-17
    • 文件大小:380321
    • 提供者:phitoan
  1. SPWM

    0下载:
  2. 本文以高性能数字信号处理芯片TMS320F2812为核心,设计生成了基于不对称规则采样算法的SPWM波形,键盘输入参数设定调制波频率。本文首先分析了不对称规则算法的原理,接着设计了基于TMS320F2812芯片的软件设计流程,最后在数字示波器上显示了实验波形,验证了设计的有效性和可行性-In this paper, high-performance TMS320F2812 digital signal processing chip as the core, designed to genera
  3. 所属分类:DSP program

    • 发布日期:2017-04-16
    • 文件大小:481687
    • 提供者:zcf
  1. pid

    0下载:
  2. PID控制本身是一种基于对“过去”、“现在”和“未来”信息估计的简单但却有效的控制算法。由于其算法简单、鲁棒性能好、可靠性高等优点,PID控制策略被广泛应用于工业过程控制中。-PID control itself is based on the " past" , " now" and " future" information to estimate a simple but effective control algorithm. Beca
  3. 所属分类:SCM

    • 发布日期:2017-04-16
    • 文件大小:18348
    • 提供者:顾海勤
  1. SVG--key-technologies

    0下载:
  2. 摘要:SVG控制算法的选择直接决定了 SVG无功补偿装置的性能 介绍了在 SVG控制算法实现过程中的三项关键技术,包括电网相位的实时计算 负载无功电流的实时计算和无功电流补偿的实时控制-Abstract: SVG control algorithm will determine the choice of SVG performance of reactive power compensation device control algorithm described in SVG implem
  3. 所属分类:SCM

    • 发布日期:2017-03-23
    • 文件大小:183375
    • 提供者:zhwb
  1. SDRAM-USING

    0下载:
  2. Field programmable gate arrays (FPGAs) are emerging in many areas of high performance computing, either as tailor made signal processor, embedded algorithm implementation, systolic array, software accelerator or application specific architecture. FPG
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-12
    • 文件大小:2638726
    • 提供者:javad
  1. TABLOO

    0下载:
  2. Field programmable gate arrays (FPGAs) are emerging in many areas of high performance computing, either as tailor made signal processor, embedded algorithm implementation, systolic array, software accelerator or application specific architecture. FPG
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-31
    • 文件大小:248558
    • 提供者:javad
  1. XILINX-JTAG-PROGRAMER

    0下载:
  2. Field programmable gate arrays (FPGAs) are emerging in many areas of high performance computing, either as tailor made signal processor, embedded algorithm implementation, systolic array, software accelerator or application specific architecture. FPG
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:19497
    • 提供者:javad
  1. All-DigitalQPSK-Demodulator

    0下载:
  2. Altem公司quartus II 8.1开发环境下,完成了中频全数字解调器的FPGA实现,并对数 字下变频、载波同步、位同步等解调器的核心模块设计进行了详细的分析和说明,给出 了实现框图和仿真波形。同时在本设计中应用了Altera公司的NiosII软核处理器技术, 用于载波的大频偏校正和解调器各个部分的监测和控制。最后给出了QPSK中频全数字 解调器关键性能指标的测试方法和测试结果,测试结果表明本设计达到了预期的性能指 标要求。-The Algorithm is con
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-16
    • 文件大小:4328174
    • 提供者:zhuimeng
  1. SHA

    0下载:
  2. 3种安全HASH算法的实现(SHA-1,SHA-256,SHA-512),并对3中算法的性能进行了测试-Achieve 3 kinds of SHA algorithm (SHA-1, SHA-256, SHA-512) and test the performance of them
  3. 所属分类:SCM

    • 发布日期:2017-05-03
    • 文件大小:1248353
    • 提供者:Peng
  1. TMS320C6416V1.1

    0下载:
  2. 数字信号处理器(DSP)作为一种可编程专用芯片,是数字信号处理理论实用化过程的重要技术工具,在语音处理、图像处理等技术领域得到了广泛的应用。但对于算法设计人员来讲,利用汇编语言或C 语言进行DSP 功能开发,具有周期长、效率低的缺点,不利于算法验证和产品的快速开发.C6000是高性能数字信号处理器。-Digital signal processor ( DSP ) as a programmable chip, digital signal processing theory practical
  3. 所属分类:DSP program

    • 发布日期:2017-04-10
    • 文件大小:2010514
    • 提供者:wangqiusheng
  1. worst-case-optimized-roust

    0下载:
  2. 最差性能最优的稳健波束形成算法,以及在通用信号模型中的应用-The worst performance of the optimal robust beamforming algorithm, as well as in the general signal model
  3. 所属分类:DSP program

    • 发布日期:2017-04-02
    • 文件大小:957879
    • 提供者:zl
  1. qpsk_demod_use_FPGA

    2下载:
  2. 根据软件无线电的思想,提出了一种新颖的数字信号处理算法,对QPSK信号的相位进行数字化处理,从而实现对QPSK信号的解调.该算法允许收发两端载波存在频差,用数字锁相实现收发端载波的同步,在频偏较大的情况下,估算频偏的大小,自适应设置环路的带宽,实现较短的捕获时间和较好的信噪性能。整个设计基于XILINX公司的ISE开发平台,并用Virtex-II系列FPGA实现。用FPGA实现调制解调器具有体积小、功耗低、集成度高、可软件升级、扰干扰能力强的特点,符合未来通信技术发展的方向。-According
  3. 所属分类:VHDL编程

    • 发布日期:2014-01-08
    • 文件大小:64716
    • 提供者:马文
  1. ICI2

    0下载:
  2. 利用matlab算法,比较标准OFDM与利用干扰自消除算法 两者的性能-Using matlab algorithm, the standard for comparison of OFDM with use of interference since elimination of the performance of the algorithm both
  3. 所属分类:ARM-PowerPC-ColdFire-MIPS

    • 发布日期:2017-12-03
    • 文件大小:711
    • 提供者:于天泽
  1. develop_frame_find

    0下载:
  2. 基于FPGA中OFDM中的帧检测,由于采用简化算法,采用较少的复数乘法器,易于硬件实现,且节省资源,采用verilog实现.-Frame detection based on FPGA for OFDM, a simplified algorithm, using less complex multiplier, easily implemented in hardware, and save resources, the SNR performance is slightly lower th
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-12-03
    • 文件大小:320748
    • 提供者:
« 1 23 4 »
搜珍网 www.dssz.com