CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 源码下载 嵌入式/单片机编程 搜索资源 - ram model

搜索资源列表

  1. xms

    0下载:
  2. DOS XMS library is a DOS real mode and large memory model C library. Because DOS is ran under real mode, programmer only can access RAM under 1MB-DOS XMS library is a real mode DOS and large m emory model C library. Because ran under DOS is r Leverag
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:35.67kb
    • 提供者:伊强
  1. CapacityRAMModel

    0下载:
  2. Capacity RAM Model的VHDL的例子。最佳的资源优化版。-Capacity Model RAM VHDL example. The best resource optimization version.
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:3.43kb
    • 提供者:周阳
  1. VHDL-ram_fifo

    0下载:
  2. VHDL的ram和fifo model code 包含众多的厂家
  3. 所属分类:VHDL编程

    • 发布日期:2008-10-13
    • 文件大小:1.6mb
    • 提供者:SL
  1. AMBA-Bus_Verilog_Model

    3下载:
  2. 该源码包是2.0版本的AMBA总线的Verilog语言模型,主要包括5个部分:AHB总线仲裁器,AHB-APB总线桥接器,AHB总线上从设备ROM模型,AHB总线上从设备RAM模型,参数定义。-This source code package is the model of V2.0 AMBA bus of ARM company, It mainly includes the following five parts: the AHB arbiter,AHB-APB bridge, AHB_R
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2014-04-23
    • 文件大小:17kb
    • 提供者:jinjin
  1. eZdspF28335

    0下载:
  2. dsp 28335 源程序代码,用来测试RAM模式和flash模式 DSP-the program is used to test the RAM model and Flash model for dsp 28335 from TI
  3. 所属分类:DSP program

    • 发布日期:2017-05-11
    • 文件大小:2.66mb
    • 提供者:lilienthal
  1. ram

    0下载:
  2. 基于altera ep2c8双口RAM -Altera ep2c8-based dual-port RAM
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:864.37kb
    • 提供者:秦学富
  1. Driver

    0下载:
  2. Chip type : ATmega16 Program type : Application AVR Core Clock frequency: 16.000000 MHz Memory model : Small External RAM size : 0 Data Stack size : 256-Chip type : ATmega16 Program type : Application AVR Core C
  3. 所属分类:SCM

    • 发布日期:2017-03-29
    • 文件大小:61.59kb
    • 提供者:mahaseni
  1. ram_latest

    0下载:
  2. VHDL实现CISC模型微处理器设计(含有rom和ram)本程序实现的是输入10个数,输出最小负数-VHDL model to achieve CISC microprocessor design (with rom and ram) to achieve this procedure is the number of input 10 and output the smallest negative
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-05-08
    • 文件大小:1.72mb
    • 提供者:叶才三
  1. DS12887

    0下载:
  2. DS12CR887实时时钟芯片功能丰富,其正常工作电压为3.3 V,工作电压范围为2.97 V~3.63 V,是应用在DSP硬件电路中的理想时钟芯片。DSl2CR887的具体的特性如下: (1) 具有10字节RAM用来存储时间信息。能够自动产生年、月、日、时、分、秒、星期等时间信息,并且有时、分、秒的闹铃功能,温度25℃时每个月的时间误差在±1分钟以内。 (2) 内部自带电池,外部掉电时,温度25℃时其内部时间信息能够保持5年之久。 (3) 对于一天内的时间记录,
  3. 所属分类:DSP program

    • 发布日期:2017-03-29
    • 文件大小:71.46kb
    • 提供者:ChenSheng
  1. AD9954

    0下载:
  2. AD9954驱动程序,主控为CPU为STM32,包括单一模式,线性扫面模式,RAM模式,可以产生AM,FM,ASK,PSK,FSK调制信号-AD9954 driver, master for CPU is STM32, including single mode, linear sweep surface model, RAM model, can generate AM, FM, ASK, PSK, FSK modulation signal
  3. 所属分类:SCM

    • 发布日期:2017-04-09
    • 文件大小:3.38kb
    • 提供者:
  1. en25t80-data-Onida-1389-54-model-no-DFX-8399-samt

    0下载:
  2. onida dvd mt 1389,de, 54pin ram onida dvd
  3. 所属分类:Other Embeded program

    • 发布日期:2017-03-30
    • 文件大小:923.99kb
    • 提供者:pramod
  1. VeriRISC_CPU_Verilog

    1下载:
  2. Verilog硬件描述语言实现VeriRISC CPU。模块包含:8位寄存器,5位计数器,32*8 RAM,8位ALU,MUX,顺序控制器,时钟生成器。包含TB。-This code is to model a VeriRISC CPU. It incorporates several modules: 8-bit register, 5-bit counter, 32 by 8 RAM, 8-bit ALU, scalable MUX, sequence controller, and clo
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-11-20
    • 文件大小:8.54kb
    • 提供者:张昊溢
  1. ASEM51-Calculator

    0下载:
  2. 此示例包括工作四功能的计算器 基于8051单片机的。该电路还演示了 行业标准的字母数字液晶显示模块, 与通用键盘模型。正如你所看到的, 后者可以模拟任何设计矩阵键盘 像你在乎吸引太多的现实主义。 同样有趣的是电路使用外部存储器的事实, 与8051和6264的RAM芯片之间的相互作用 模拟得出的。 两个8051和RAM芯片支持弹出窗口 可以选择从调试菜单一旦 调试会话正在进行。-This sample comprises a working four f
  3. 所属分类:SCM

    • 发布日期:2017-04-04
    • 文件大小:115.75kb
    • 提供者:张俊
  1. EM78P224N

    0下载:
  2. 义隆单片机芯片资料,型号:EM78P224N,ROM容量:4K,RAM容量:176,8位单片机-Elan microcontroller chip data, model: EM78P224N, ROM capacity: 4K, RAM capacity: 176,8 bit microcontroller
  3. 所属分类:SCM

    • 发布日期:2017-04-07
    • 文件大小:971.75kb
    • 提供者:zhangtao
  1. pcf8576

    1下载:
  2. 液晶驱动芯片,型号PCF8576,显示内容:20*8,显示RAM:40*4,-LCD driver chip, model PCF8576, display: 20* 8, display RAM: 40* 4,
  3. 所属分类:SCM

    • 发布日期:2015-07-06
    • 文件大小:169kb
    • 提供者:zhangtao
  1. SDRAMping-pong-memory-structure

    0下载:
  2. 双口RAM 的乒乓存储结构(芯片型号CY7C09279) 应用场合为FPGA向双口RAM不断写入数据,PCI总线从RAM读取数据。[已调试验证]-Dual-port RAM, ping-pong memory structure (chip model CY7C09279) applications for the FPGA to the dual-port RAM write data continuously, PCI bus read data from RAM. [Debugging
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-03-29
    • 文件大小:1.08kb
    • 提供者:61408520
  1. Example_2833x_DMA_ram_to_ram

    0下载:
  2. 这个程序是DSP28335 应用DMA与RAM通信的程序,可以实现28335与RAM之间的快速通信-this is a program of DSP 28335 DAM and RAM model
  3. 所属分类:DSP program

    • 发布日期:2017-04-28
    • 文件大小:46.89kb
    • 提供者:梁满囤
  1. pudn

    0下载:
  2. Encoders, decoders and RAM Model
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-01-01
    • 文件大小:11kb
    • 提供者:sheldon01
  1. vhdl_ram

    0下载:
  2. Fast generic RAM model
  3. 所属分类:VHDL/FPGA/Verilog

    • 发布日期:2018-01-01
    • 文件大小:150kb
    • 提供者:sheldon01
  1. Can总线协议-立方体卫星空间协议(源代码)

    1下载:
  2. Can总线协议-立方体卫星空间协议(源代码) The Cubesat Space Protocol Cubesat Space Protocol (CSP) is a small protocol stack written in C. CSP is designed to ease communication between distributed embedded systems in smaller networks, such as Cubesats. The design
  3. 所属分类:嵌入式Linux

    • 发布日期:2019-09-02
    • 文件大小:307.06kb
    • 提供者:ljt8015
搜珍网 www.dssz.com