搜索资源列表
ELEC_LOCK
- 4位电子密码锁,带键盘扫描、按键防抖动、LCD驱动编译码-four electronic password lock with a keyboard scan button shake, LCD driver encryption
reg_comp
- 4X4 KEYPAD 的密码比较模块,可以核对6位的密码-4x4 KEYPAD password comparison module, can check the password 6
123zsfsafdsafds
- 里面有一个很实用的源码,数字引爆密码设计-there is a very practical source, digital design detonated Password
cla_vhd
- 超前进位加法器的例子,包括源码和测试文件,压缩包,无密码.-CLA of examples, including source code and test documents, compressed, without a password.
BBSdfbdgdr
- 如果遇到MD5加密文件,而又不知道密码的, 请在数据库中换上这组加密的数据吧 16位:7a57a5a743894a0e 32位:21232f297a57a5a743894a0e4a801fc3 那么密码就是admin-if they MD5 encryption, and do not know the password. please database with a group of encrypted data it 16 : 7a57a5a743894a0e 32
counter16
- 风格非常好 一六位计数器 无密码 质量很高-style very good counter-16 high quality Password
vhdl_example
- 一些vhdl的简单例子。直接解压,不用密码。-instantiate some simple examples. Direct unpack, without a password.
mimasuo2S50
- 8位密码锁的实现,初始状态默认为密码正确,密码输入正确方可设密码,以后必须按对密码才可重设-8 password lock the realization of initial state defaults to the correct password, the password can input the correct password. After the password must be re-established before
codeclock
- 数字锁的功能:设置一个8位密码,只有密码正确方可执行,密码错误则输出警报信号,可以设置密码存储在寄存器中.-lock function : to set up an eight passwords that only the correct password can not be implemented, Password is false alarm output signal can set passwords were stored in the register.
Fireandpassword
- Fire&password数字系统实验,实现密码锁,有报警的显示
password_lock
- 电子密码锁,采用基于fpga的设计,可以设置6位密码-Electronic code locks, FPGA-based design, can be set 6 password
VHDL-topics-Electronic-locks
- VHDL密码锁设计专题,学习使用VHDL设计密码锁-VHDL design of the password lock feature and learning to use the VHDL design code lock
password
- 完成开锁、超时报警、超次锁定、管理员解密、修改用户密码基本的密码锁的功能-Completion of lock, time out alarm, lock and Ultra, the administrator decrypt, modify the user password lock function of the basic
lock-and-lcd
- 基于博创实验箱UP-CUP-FPGA2C35-Ⅱ和Verilog HDL硬件描述语言,分为按键输入模块、LED指示灯模块及LCD显示模块,采用按键BTN1、BTN2作为输入端输入四位密码与事先设定的密码进行匹配,由D1、D2、D3、D4四盏LED灯来指示输入密码的位数。开机时,LCD显示“HELLO! WELCOME!Enter the code:当”,密码输入正确时,LED灯D7亮,同时在实验箱LCD显示屏上显示字符串“Good! Well done!you are right!!!”,当密码
password
- verilog代码实现的数字密码锁。通过4个并行的10位移位寄存器,分别记录在时钟上升沿时A,B,C,D的输入情况,比如某上升沿输入A,相应时刻A对应的移位寄存器输入1,其他三个移位寄存器输入都为0.另外4个并行的10位寄存器记录密码。这样,密码锁不仅可以识别字符数量,还可以判断出字符的输入次序。-verilog code of digital lock. By four parallel 10-bit shift register, respectively, recorded in the
password-locker
- 简单的单号密码锁程序 在verilog上实现 包括测试程序-simple password locker programme based on verilog, which including test bench
password
- password vhdl代码 用于basys2板子-password for basys SJTU STUDENTS
verilog--password-lock
- 基于FPGA的密码锁 verilog- verilog FPGA password lock
Digital-Password-Lock
- 数字密码锁具体要求如下: 1. 系统密码设置使用拨位开关sw[7:0],限定为4位密码;sw[7:6]、sw[5:4]、sw[3:2]、sw[1:0]分别对应从左到右密码的第1、2、3、4位;每一位的取值范围限定在0、1、2三个数中。 2. 用btn[2:0]作为输入键,btn[0]、btn[1]、btn[2]分别对应的有效输入为十进制数0、1、2(由于btn数有限,系统不支持解锁含有数字3的密码)。 3. 输入的密码显示在7段数码显示管对应位上,顺序为从左至右,未输入密码时数码管
Password lock
- 一个 Quartus II 工程,芯片为EP3C55F484C8,是一个简单的保险箱密码锁。包含分频器、键盘去抖、8选1选择器、扬声器模块、动态扫描模块等多个模块。 主要功能: 1. 保险箱上设有密码输入和钥匙锁双重保险。 2. 当密码输入正确后,左边的指示灯亮,此时插入钥匙即可打开保险箱;当密码输入错误后,右边的指示灯亮,发出报警信号,此时需要重新输入密码。 3. 保险箱的密码可根据需要随时更换。(A Quartus II project, the chip is EP3C55F484
