CDN加速镜像 | 设为首页 | 加入收藏夹
当前位置: 首页 资源下载 搜索资源 - dds.v

搜索资源列表

  1. ruanjiansheji

    1下载:
  2. 本简易网络导纳分析仪以C8051F020为控制和数据处理核心,由正弦信号发生器模块、滤波和功率放大模块、I/V变换模块、导纳角测量模块、导纳模测量模块、键盘模块以及液晶显示模块组成。采用数字控制DDS芯片AD9851产生100Hz-10KHz正弦信号,经滤波和功率放大后驱动网络负载。从网络负载中提取被测量信号,输入到以真有效值转换集成芯片AD637为核心的电压和电流测量电路构成的导纳模测量模块中进行导纳模测量。导纳角测量模块是从导纳模测量模块中取电压和电流信号分别经过零比较后使用鉴相器对信号相位
  3. 所属分类:单片机(51,AVR,MSP430等)

    • 发布日期:2008-10-13
    • 文件大小:118313
    • 提供者:郭峰
  1. ad9910

    0下载:
  2. 单片机控制dds芯片ad9910的参考代码,适合初学者。-SCM control dds chip ad9910 reference code, suitable for beginners.
  3. 所属分类:SCM

    • 发布日期:2017-03-27
    • 文件大小:744
    • 提供者:zhang
  1. sgs32

    0下载:
  2. Verlog HDL 写得一款32路方波发生器,例子是4路可以自己加,相位可调,频率可调,占空比可调。具体参见readme.doc.此处只提供了源码包含顶层模块sgs32.v 子模块dds.v和pll设置模块altp.v及波形驱动文件-Verlog HDL write a 32 square-wave generator, for example, is able to add 4-way, phase adjustable, adjustable frequency, adjustable d
  3. 所属分类:SCM

    • 发布日期:2017-03-30
    • 文件大小:60012
    • 提供者:TTHR
  1. top

    0下载:
  2. FPGA程序的top.v文件,主要实现DDS信号发生器功能,通过定时器,可简单实现输出幅值无极跳变-FPGA procedures top.v documents, the main function of DDS signal generator, through the timer can be simple to achieve the output amplitude wuji hopping
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:1980
    • 提供者:陈剑
  1. DDSsheji

    0下载:
  2. 再发一个修改的完善的基于FPGA的DDS信号源实现方案-Recurrence of an amendment to improve the FPGA-based realization of the DDS signal source program
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-03
    • 文件大小:258886
    • 提供者:张松松
  1. ad9954ysv

    0下载:
  2. AD9954: 400 MSPS, 14-Bit, 1.8 V CMOS, Direct Digital Synthesizer. IBIS model. The AD9954 is a direct digital synthesizer (DDS) that uses advanced technology, coupled with an internal high speed, high performance DAC to form a complete, digitally p
  3. 所属分类:Project Design

    • 发布日期:2017-04-07
    • 文件大小:38362
    • 提供者:extreemband
  1. ad9910

    0下载:
  2. AD9910: 1 GSPS, 14-Bit, 3.3 V CMOS Direct Digital Synthesizer. IBIS model. The AD9910 is a direct digital synthesizer (DDS) featuring an integrated 14-bit DAC and supporting sample rates up to 1 GSPS.-AD9910: 1 GSPS, 14-Bit, 3.3 V CMOS Direct
  3. 所属分类:Project Design

    • 发布日期:2017-04-01
    • 文件大小:13650
    • 提供者:extreemband
  1. wave2

    0下载:
  2. eda课程设计:dds信号发生器.vhd原理及过程-failed to translate
  3. 所属分类:File Formats

    • 发布日期:2017-03-29
    • 文件大小:55531
    • 提供者:大幅度
  1. DDS_Set

    0下载:
  2. AD9852,DDS芯片接收数据逻辑。(Verilog语言)-AD9852, DDS chips receive data logic. (Verilog language)
  3. 所属分类:VHDL-FPGA-Verilog

    • 发布日期:2017-04-01
    • 文件大小:1440
    • 提供者:zhangwei
  1. AD9834

    0下载:
  2. AD9834是一款75 MHz、低功耗直接数字频率合成器(DDS),能产生高性能正弦波和三角波输出。它还具有一个片内比较器,可以提供用于产生时钟的方波。该器件在3 V时的功耗仅为20 mW,非常适合对功耗敏感的应用。这个就是驱动程序,有ASM和C两中语言写的。谢谢大家。-The AD9834 is a 75 MHz, low-power direct digital frequency synthesis (DDS), can produce high-performance sine wave
  3. 所属分类:SCM

    • 发布日期:2017-04-03
    • 文件大小:3672
    • 提供者:骆丙漂
搜珍网 www.dssz.com