搜索资源列表
PLLmatlab1
- 锁相环程序,用MATLAB 编写,用来防真琐相环的工作过程。有学习价值-A PLL S PROGRAM CODING IN MATLAB,WHICH CAN SIMULATE THE PROCESS OF PLL.IT S VALUABE FOR LEARNING
数字Costas环的设计与实现
- 针对扩频系统的载波同步, 研究了数字Costas 环的设计和实现方法。介绍了数字Costas 环的结构、实现载波同步的基本方法。以二阶环为例, 分析了数字锁相环的环路滤波器的参数设计方法, 为数字Costas 环的设计提供了参考。提出了在高速信号处理板(以FPGA 和DSP 为基础) 中数字Costas 环的实现方案, 经工程验证, 能够实现载波同步, 解调出所需信号.
Tracking
- 实现gps卫星的跟踪功能。载波跟踪环采用锁频环辅助下的锁相环,码跟踪环采用延迟锁相环。-Gps satellite tracking to achieve. Carrier tracking loop using the aid of frequency-locked loop PLL, code tracking loop using delay locked loop.
dxz
- 低相噪、低杂波数字锁相环路滤波器的设计,caj格式,下载前请安装相应阅读器-Low phase noise, low-noise digital phase-locked loop filter design, caj format, download the pre-install the corresponding reader
loop
- 对锁相环路的仿真,二阶环的仿真与分析都可以通过这个文件来到完成-Simulation of PLL, second-order loop simulation and analysis can be completed by the adoption of the document came
pll_ok
- 完整的锁相环matlab代码实现,其中包括高斯噪声干扰,频差,相差,给出最后频率及相位收敛结果图。重要的是代码中有本人详细注释,易于理解-Complete phase-locked loop matlab code, including the Gaussian noise interference, frequency difference, a difference, given the final results of the frequency and phase diagram con
PLL
- 锁相环路的基本工作原理 PLL basic working principal-The basic working principle of PLL PLL basic working principal
sanfenpin
- verilog 三分频 分频器是FPGA设计中使用频率非常高的基本设计之一,尽管在目前大部分设计中,广泛使用芯片厂家集成的锁相环资源,如altera 的PLL,Xilinx的DLL.来进行时钟的分频,倍频以及相移。-verilog-third of the frequency divider is a FPGA design, very high frequency of use, one of the basic design, although most of the designs in
shuanglushuzihecheng
- 摘要 电能表作为用电量的测量工具广泛的应用于各种场合。在电能表校表系统中,需要的最基本的输入信号源是高精度双路正弦信号源,并要求可对其频率、相位、幅值进行调节,来对电能表进行校准。 基于单片机的程控信号源设计,运用数字调相、数字调幅和数字调频等技术,要求实现相位、幅度、频率的高精度程控调节。本文设计了一种利用锁相环频率合成技术和数字波形合成技术组成的程控低频正弦波信号发生器,并给出了调幅、调频、调相的实用电路,频率调节通过改变8253计数器的分频系数来实现;相位调节由51单片机预置计数器
pllmatlab
- 锁相环的一些MATLAB的仿真程序,下载了看看,觉得蛮有用,顺便用来下载东西用-pll matlab
Frequencylockloop
- 仿真GPS接收机中的锁频环功能,与硬件设计十分相似,稍作改动即可实现锁相环功能-Simulation of GPS receiver in frequency-locked loop functions, and hardware design is very similar, minor modifications to achieve phase-locked loop function
科斯塔斯环
- 仿真实现,锁相环的跟踪与实际载波频率的仿真与对比,信号的调制与解调。(The simulation and comparison between the tracking of the phase-locked loop and the actual carrier frequency are simulated, and the modulation and demodulation of the signal are presented.)
Demod_8Psk
- 科斯塔斯环提取8PSK调制载波,出载波频率图、眼图、相位偏差等(The Costas loop extracts 8PSK modulated carrier, out of carrier frequency diagram, eye diagram, phase deviation and so on.)
基于DSP28335的单相PWM整流 双闭环PI控制
- 利用DSPF28335实现单相桥式PWM整流器的双闭环PI控制,用到AD7606和数字锁相(Double-closed-loop PI control of single-phase bridge PWM rectifier using DSPF28335, using AD7606 and digital phase lock)
载波同步DPLL锁相环路程序
- 载波同步DPLL锁相环路程序,单载波通信项目中的载波同步DPLL锁相环MATLAB程序,并且使用并行化思路去写的,完整有用
solar
- TI官方例程,单相光伏并网逆变器,含有锁相环,电流闭环,spwm调制等(TI official routine, single-phase photovoltaic grid connected inverter, including phase-locked loop, current closed loop, SPWM modulation, etc)
PLL
- 测量三相交流电源的线电压,使用PLL跟踪其相位或者频率,对于锁相环的设计和学习,有一定的参考价值。(Measuring the line voltage of three-phase AC power supply and tracking its phase or frequency with PLL are of certain reference value for the design and learning of PLL.)
锁相环技术原理及FPGA实现 Altera Verilog版
- 锁相环技术原理及FPGA实现 Altera Verilog版
逆变器锁相控制算法
- 正交信号发生器软件锁相环单相锁频电网模块控制算法
锁相环bpsk qpsk qam
- matlab锁相环程序 bpsk 含i路 q路信息数据和频率相位响应曲线